低功耗逐次逼近模数转换器的研究与设计
摘要 | 第1-3页 |
ABSTRACT | 第3-6页 |
第1章 引言 | 第6-9页 |
·选题背景及意义 | 第6-7页 |
·研究工作主要内容 | 第7-8页 |
·论文各部分主要内容 | 第8-9页 |
第2章 逐次逼近ADC 概述 | 第9-20页 |
·逐次逼近ADC 的工作原理 | 第9-10页 |
·逐次逼近ADC 的典型结构 | 第10-18页 |
·电压定标型逐次逼近ADC | 第10-12页 |
·电流定标型逐次逼近ADC | 第12-13页 |
·电荷定标型逐次逼近ADC | 第13-17页 |
·其他结构逐次逼近ADC | 第17-18页 |
·逐次逼近ADC 的研究现状 | 第18-20页 |
第3章 DAC 的研究与设计 | 第20-30页 |
·DAC 结构的选择 | 第20页 |
·分段电容DAC 的工作原理 | 第20-23页 |
·分段电容DAC 的电路设计 | 第23-25页 |
·分段电容DAC 的版图设计 | 第25-30页 |
·电容匹配精度 | 第26-29页 |
·抑制干扰 | 第29-30页 |
第4章 比较器的研究与设计 | 第30-52页 |
·比较器的典型结构 | 第30-35页 |
·运放结构比较器 | 第30-31页 |
·Latch 比较器 | 第31-34页 |
·高速高精度比较器 | 第34-35页 |
·比较器的失调校准 | 第35-37页 |
·比较器的设计 | 第37-49页 |
·比较器结构的选择 | 第37-38页 |
·第一级运放的设计 | 第38-40页 |
·第二、三级运放的设计 | 第40-43页 |
·回程噪声的考虑 | 第43-46页 |
·比较器系统设计 | 第46-49页 |
·比较器的版图设计 | 第49-52页 |
·抑制干扰 | 第50-51页 |
·器件匹配 | 第51-52页 |
第5章 数字控制部分的设计 | 第52-57页 |
·POWER DOWN 模块 | 第52-53页 |
·CLK 模块 | 第53页 |
·TIMING 模块 | 第53页 |
·REGISTER 模块 | 第53-54页 |
·ENABLE 模块 | 第54页 |
·DAC_DEC 模块 | 第54页 |
·OUTPUT 模块 | 第54页 |
·上电模块 | 第54-57页 |
第6章 数模混合仿真 | 第57-60页 |
·数模混合仿真 | 第57-59页 |
·芯片版图 | 第59-60页 |
第7章 测试 | 第60-72页 |
·实际芯片 | 第60-61页 |
·测试平台 | 第61-65页 |
·测试过程 | 第65-71页 |
·静态指标测试 | 第65-69页 |
·动态指标测试 | 第69-70页 |
·功耗测量 | 第70-71页 |
·测试结果 | 第71-72页 |
第8章 总结与未来工作展望 | 第72-73页 |
参考文献 | 第73-76页 |
致谢 | 第76-77页 |
个人简历、在学期间发表的学术论文与研究成果 | 第77页 |