目录 | 第1-4页 |
摘要 | 第4-5页 |
ABSTRACT | 第5-17页 |
第一章 前言 | 第17-20页 |
·研究背景 | 第17-18页 |
·本文工作内容及论文结构 | 第18-20页 |
第二章 可重组体系结构密码芯片设计思想以及方法 | 第20-25页 |
·可重组理论 | 第20页 |
·可重组理论在芯片体系结构上的应用 | 第20-22页 |
·可重组逻辑的设计思想 | 第22-25页 |
第三章 非对称算法空间RSA和ECC算法的可重组分析 | 第25-46页 |
·密码学概述 | 第25-27页 |
·密码体制以及分类 | 第26-27页 |
·密码体制 | 第26页 |
·公开密钥系统 | 第26-27页 |
·密码学相关数学知识 | 第27-30页 |
·数论 | 第27-29页 |
·域表示 | 第29-30页 |
·有限域F_p | 第29-30页 |
·有限域GF(2m) | 第30页 |
·有限域GF(P)和有限域GF(2~m)的统一 | 第30页 |
·RSA算法 | 第30-34页 |
·RSA算法原理介绍 | 第31-32页 |
·RSA密码算法实现方法 | 第32-34页 |
·ECC算法 | 第34-39页 |
·ECC原理介绍 | 第34-35页 |
·ECC特点 | 第35-36页 |
·椭圆曲线方程 | 第36-39页 |
·有限域F_p上的ECC方程 | 第36页 |
·基于二进制域GF(2~m)上的椭圆曲线 | 第36-37页 |
·椭圆曲线方程的点乘算法 | 第37-39页 |
·RSA和ECC算法可重组分析 | 第39-46页 |
·Montgomery模乘算法 | 第39-41页 |
·改进的Montgomery算法 | 第41-46页 |
第四章 RSA和ECC可重组协处理器的设计 | 第46-65页 |
·可重组密码协处理器体系结构及软硬件的划分 | 第46-50页 |
·可重组协处理器设计思想 | 第47-49页 |
·协处理器体系结构 | 第49-50页 |
·可重组密码协处理器硬件电路的设计 | 第50-62页 |
·协处理器与系统总线连接 | 第50-51页 |
·协处理器存储模块的设计 | 第51-52页 |
·双域模乘器的设计实现 | 第52-61页 |
·常用的加法器的综合性能分析 | 第52-54页 |
·流水线分析与设计 | 第54-58页 |
·处理单元PU的设计 | 第58-59页 |
·模乘的控制模块的设计 | 第59-61页 |
·模逆的实现 | 第61-62页 |
·可重组密码协处理器软件指令的设计方案 | 第62-65页 |
·重组电路控制指令的设置方案 | 第62-64页 |
·算法配置文件的编写方案 | 第64-65页 |
第五章 结论和展望 | 第65-67页 |
·结论 | 第65页 |
·展望 | 第65-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
附录 | 第71-72页 |
原创性声明 | 第72页 |
关于学位论文使用授权的声明 | 第72页 |