摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-15页 |
·通信处理器SoC发展背景和研究价值 | 第7-8页 |
·POWERQUICC通信处理器架构及工作原理 | 第8-12页 |
·概述 | 第8-9页 |
·通信处理模块CPM结构及工作原理 | 第9-12页 |
·HDLC协议与ATM协议应用 | 第12-14页 |
·HDLC协议的应用 | 第13页 |
·ATM协议的应用 | 第13-14页 |
·本文工作及内容安排 | 第14-15页 |
第二章 通信协议原理及基础理论 | 第15-25页 |
·HDLC协议简介 | 第15-18页 |
·HDLC通信站工作模式 | 第15-16页 |
·HDLC的帧结构 | 第16-18页 |
·帧的类型 | 第18页 |
·ATM协议简介 | 第18-25页 |
·信元结构 | 第19-20页 |
·ATM协议参考模型 | 第20-23页 |
·ATM通信量管理及漏桶算法 | 第23-25页 |
第三章 ATM协议控制器设计方案 | 第25-39页 |
·ATM控制器工作过程概述 | 第25-27页 |
·发送过程 | 第25-26页 |
·接收过程 | 第26-27页 |
·存储结构 | 第27-30页 |
·发送连接表TCT和接收连接表RCT | 第27-29页 |
·ATM控制器的缓存描述符BD | 第29-30页 |
·VP/VCI地址映射机制设计 | 第30-32页 |
·ATM步长控制APC单元的设计 | 第32-36页 |
·APC数据结构 | 第33-35页 |
·不同业务类型的调度 | 第35-36页 |
·ATM连接的优先级 | 第36页 |
·小结 | 第36-39页 |
第四章 HDLC协议控制器实现方案 | 第39-53页 |
·存储结构 | 第39-42页 |
·HDLC控制器模式的参数RAM | 第40-41页 |
·发送缓存描述符TxBD和接收缓存描述符RxBD | 第41-42页 |
·FCC模式寄存器GFMR和HDLC模式寄存器FPSMR | 第42页 |
·HDLC控制器工作过程 | 第42-45页 |
·HDLC帧发送和接收过程概述 | 第42-44页 |
·HDLC控制器命令集 | 第44页 |
·工作过程出错处理 | 第44-45页 |
·HDLC控制器模式的FCC硬件设计方案 | 第45-53页 |
·发送器设计 | 第46-48页 |
·接收器设计 | 第48-53页 |
第五章 HDLC协议控制器实现方案仿真 | 第53-65页 |
·仿真工具简介 | 第53页 |
·实现方案的功能仿真 | 第53-63页 |
·发送器模块的仿真 | 第54-58页 |
·接收器模块的仿真 | 第58-63页 |
·仿真小结 | 第63-65页 |
结束语 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-71页 |
研究成果 | 第71页 |