摘要 | 第1-4页 |
ABSTRACT | 第4-9页 |
第一章 绪论 | 第9-13页 |
1.1 选题意义 | 第9-10页 |
1.2 国内外发展状况 | 第10-11页 |
1.3 论文结构及论文主要研究工作 | 第11-13页 |
第二章 宽带网络、FPGA和硬件描述语言简介 | 第13-24页 |
2.1 宽带网络简介 | 第13-15页 |
2.1.1 宽带传输网 | 第13-14页 |
2.1.2 宽带交换网 | 第14-15页 |
2.2 FPGA简介 | 第15-22页 |
2.2.1 FPGA结构和资源 | 第16-22页 |
2.3 硬件描述语言VERILOG HDL简介 | 第22-24页 |
第三章 ROCKET芯片结构、关键技术和芯片实现 | 第24-53页 |
3.1 协议处理芯片简介 | 第24页 |
3.2 ROCKET芯片结构 | 第24-30页 |
3.2.1 Rocket芯片功能和模块划分 | 第24-27页 |
3.2.2 Rocket芯片调度结构 | 第27-28页 |
3.2.3 Rocket芯片时钟系统结构 | 第28-29页 |
3.2.4 Rocket芯片环回测试结构 | 第29-30页 |
3.3 ROCKET芯片关键技术论述 | 第30-47页 |
3.3.1 基于流的调度算法 | 第31-34页 |
3.3.2 流量整形 | 第34-36页 |
3.3.3 内存管理 | 第36-37页 |
3.3.4 Hash快速查找算法 | 第37-42页 |
3.3.5 高速存储器接口 | 第42-43页 |
3.3.6 内存自检和坏区隔离 | 第43页 |
3.3.7 组播设计 | 第43-47页 |
3.4 ROCKET协议芯片综合和布局布线 | 第47-53页 |
3.4.1 Rocket芯片综合 | 第47-50页 |
3.4.2 Rocket芯片布局布线 | 第50-53页 |
第四章 ROCKET协议处理芯片仿真验证 | 第53-59页 |
4.1 仿真验证方法 | 第53-54页 |
4.2 ROCKET芯片的仿真验证平台结构和仿真策略 | 第54-55页 |
4.3 ROCKET芯片仿真验证结果 | 第55-59页 |
4.3.1 Rocket芯片UTOPIA L2接收 | 第56-57页 |
4.3.2 Rocket芯片UTOPIA L2发送 | 第57-59页 |
第五章 总结 | 第59-61页 |
参考文献 | 第61-62页 |
致谢 | 第62-63页 |