超声相控阵换能器阵列延时电路设计
| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-16页 |
| ·课题研究背景 | 第11页 |
| ·国内外研究现状 | 第11-14页 |
| ·超声相控阵技术研究进展 | 第11-12页 |
| ·超声相控阵技术的应用 | 第12-14页 |
| ·本课题的研究内容和意义 | 第14-16页 |
| 第2章 相控阵聚焦原理及关键技术 | 第16-26页 |
| ·聚焦基础理论 | 第16-18页 |
| ·相控阵聚焦理论依据 | 第16页 |
| ·超声相控阵探头 | 第16-17页 |
| ·波束偏转 | 第17-18页 |
| ·波束聚焦 | 第18页 |
| ·相控阵聚焦算法分析 | 第18-21页 |
| ·建模及推导 | 第18-19页 |
| ·发射聚焦法则 | 第19页 |
| ·聚焦参数对阵列延时影响分析 | 第19-21页 |
| ·改进的超声聚焦算法 | 第21-24页 |
| ·扫描相关参数界定 | 第21-22页 |
| ·改进的延时量算法 | 第22-24页 |
| ·聚焦精度提高方案 | 第24-26页 |
| 第3章 超声相控阵系统实现方案设计 | 第26-31页 |
| ·系统总体方案设计 | 第26页 |
| ·发射电路整体及组成模块方案设计 | 第26-31页 |
| ·发射延迟电路总体结构 | 第27-28页 |
| ·粗延迟模块方案设计 | 第28页 |
| ·精细延迟模块设计 | 第28-29页 |
| ·功率放大电路方案设计 | 第29页 |
| ·探头匹配电路设计 | 第29-31页 |
| 第4章 系统硬件电路设计 | 第31-38页 |
| ·硬件电路总体设计方案 | 第31-32页 |
| ·总体框图 | 第31页 |
| ·系统电路功能说明 | 第31-32页 |
| ·数字电路部分功能模块设计 | 第32-33页 |
| ·电源模块设计 | 第32页 |
| ·FPGA集成芯片 | 第32-33页 |
| ·模拟电路部分设计 | 第33-36页 |
| ·设计指标要求 | 第33-34页 |
| ·高电压功率MOSFET管IRF740 | 第34-35页 |
| ·基于高压MOS管的基本开关放大电路 | 第35-36页 |
| ·硬件电路的实现与调试 | 第36-38页 |
| ·数字部分 | 第36-37页 |
| ·模拟部分 | 第37-38页 |
| 第5章 电路系统功能设计 | 第38-48页 |
| ·FPGA功能模块 | 第38-44页 |
| ·开发工具及开发流程 | 第38-39页 |
| ·模块总体功能设计 | 第39-40页 |
| ·子模块详细设计与实现 | 第40-44页 |
| ·基于高压电源功率放大电路 | 第44-48页 |
| ·充放电容结构功放电路 | 第44-46页 |
| ·基于LC振荡结构的功率放大电路 | 第46-48页 |
| 第6章 实验与数据分析 | 第48-53页 |
| ·数字延迟硬件实验与数据分析 | 第48-50页 |
| ·数字部分硬件电路板 | 第48-49页 |
| ·数字延迟实验结果分析 | 第49-50页 |
| ·功率放大电路实验与数据分析 | 第50-52页 |
| ·实验平台的搭建 | 第50-51页 |
| ·功率放大电路实验结果分析 | 第51-52页 |
| ·超声相控阵系统联调实验 | 第52-53页 |
| 结论 | 第53-55页 |
| 致谢 | 第55-56页 |
| 参考文献 | 第56-59页 |
| 附录1 部分电路原理图 | 第59-60页 |
| 附录2 PCB布局图与实物调试图 | 第60-61页 |
| 附录3 实物调试图 | 第61-62页 |
| 附录4 多通道延时VHDL程序 | 第62-64页 |
| 附录5 单通道延迟VHDL程序 | 第64-66页 |
| 攻读硕士期间发表的论文 | 第66页 |