摘要 | 第6-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第11-20页 |
1.1 引言 | 第11-13页 |
1.2 叠层母排分析研究现状 | 第13-17页 |
1.2.1 叠层母排理论分析方法 | 第13-14页 |
1.2.2 叠层母排杂散电感实验提取方法 | 第14-17页 |
1.3 大容量电力电子装置分析研究现状 | 第17-18页 |
1.4 本文研究的意义和主要内容 | 第18-20页 |
第2章 叠层母排杂散电感频率特性理论分析 | 第20-47页 |
2.1 引言 | 第20页 |
2.2 叠层母排杂散电感理论计算方法 | 第20-31页 |
2.2.1 双层叠层母排杂散电感理论分析 | 第20-23页 |
2.2.2 多层叠层母排杂散电感理论分析 | 第23-31页 |
2.3 多层叠层母排杂散电感频率特性 | 第31-36页 |
2.3.1 母排分析模型的构建 | 第31-33页 |
2.3.2 中间层导体层数对母排频率特性的影响 | 第33-34页 |
2.3.3 中间导体层厚度对母排频率特性的影响 | 第34-35页 |
2.3.4 通流导体层厚度对母排频率特性的影响 | 第35-36页 |
2.3.5 母排上开孔对母排频率特性的影响 | 第36页 |
2.4 多层叠层母排杂散电感特征频率分析 | 第36-43页 |
2.5 母排频率特性影响下功率器件关断电压应力分析 | 第43-46页 |
2.6 小结 | 第46-47页 |
第3章 计及端口滤波电容的母排阻抗特征分析 | 第47-58页 |
3.1 引言 | 第47-48页 |
3.2 叠层母排端口阻抗特性分析 | 第48-53页 |
3.3 基于时域分析的高频滤波电容取值方法 | 第53-57页 |
3.4 小结 | 第57-58页 |
第4章 大容量电力电子装置场路耦合仿真分析方法 | 第58-70页 |
4.1 引言 | 第58-59页 |
4.2 场路耦合仿真介绍 | 第59-60页 |
4.3 复杂结构母排杂散电感仿真提取与实验验证 | 第60-66页 |
4.4 场路耦合仿真有效性验证 | 第66-69页 |
4.5 小结 | 第69-70页 |
第5章 总结与展望 | 第70-72页 |
5.1 总结 | 第70-71页 |
5.2 展望 | 第71-72页 |
参考文献 | 第72-76页 |
攻读硕士学位期间所发表的论文 | 第76-77页 |
致谢 | 第77页 |