摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 绪论 | 第8-12页 |
1.1 研究背景与意义 | 第8-9页 |
1.2 研究现状 | 第9-11页 |
1.2.1 视频处理系统现状 | 第9-10页 |
1.2.2 运动目标检测算法现状 | 第10-11页 |
1.3 研究内容和结构安排 | 第11-12页 |
第2章 运动目标检测系统硬件设计 | 第12-26页 |
2.1 FPGA芯片简介 | 第12-13页 |
2.2 系统整体方案设计` | 第13-15页 |
2.2.1 输入信号选择 | 第13-14页 |
2.2.2 功能需求分析 | 第14-15页 |
2.2.3 系统整体架构 | 第15页 |
2.3 系统具体电路设计 | 第15-25页 |
2.3.1 视频采集电路设计 | 第15-16页 |
2.3.2 FPGA最小系统设计 | 第16-19页 |
2.3.3 SDRAM缓存电路设计 | 第19-21页 |
2.3.4 视频输出电路设计 | 第21-22页 |
2.3.5 报警模块设计 | 第22页 |
2.3.6 PCB绘制 | 第22-25页 |
2.4 本章小结 | 第25-26页 |
第3章 运动目标检测算法研究 | 第26-34页 |
3.1 图像预处理 | 第26-29页 |
3.1.1 中值滤波 | 第26-27页 |
3.1.2 边缘检测 | 第27-29页 |
3.2 运动检测算法 | 第29-32页 |
3.2.1 光流法 | 第29-30页 |
3.2.2 背景差分法 | 第30-31页 |
3.2.3 帧差法 | 第31-32页 |
3.3 数字形态学后处理 | 第32页 |
3.4 帧差法改进 | 第32-33页 |
3.5 本章小结 | 第33-34页 |
第4章 运动目标检测系统软件实现 | 第34-52页 |
4.1 软件开发工具与语言 | 第34页 |
4.2 开发流程 | 第34-36页 |
4.3 视频采集模块的实现 | 第36-40页 |
4.3.1 IIC总线协议 | 第36-38页 |
4.3.2 ADV7180芯片的初始化 | 第38页 |
4.3.3 视频采集解码 | 第38-40页 |
4.4 SDRAM缓存模块的实现 | 第40-44页 |
4.4.1 FIFO模块 | 第41-42页 |
4.4.2 SDRAM控制器 | 第42-44页 |
4.5 视频显示模块的实现 | 第44-46页 |
4.6 算法处理模块的实现 | 第46-51页 |
4.6.1 YCbCr4:2:2 转YCbCr4:4:4 | 第46页 |
4.6.2 滤波窗.生成 | 第46-47页 |
4.6.3 中值滤波模块 | 第47-48页 |
4.6.4 Sobel算子边缘检测 | 第48-49页 |
4.6.5 帧差算法的实现 | 第49-50页 |
4.6.6 形态学图像处理 | 第50-51页 |
4.7 本章小结 | 第51-52页 |
第5章 系统调试与测试 | 第52-56页 |
5.1 IIC配置模块调试 | 第52页 |
5.2 解码模块调试 | 第52-53页 |
5.3 VGA模块调试 | 第53页 |
5.4 算法实际效果测试 | 第53-55页 |
5.5 本章小结 | 第55-56页 |
第6章 总结与展望 | 第56-58页 |
6.1 工作总结 | 第56页 |
6.2 工作展望 | 第56-58页 |
致谢 | 第58-60页 |
参考文献 | 第60-62页 |