低功耗数字滤波器的设计与实现
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第10-16页 |
| 1.1 研究背景 | 第10-12页 |
| 1.2 研究现状 | 第12-14页 |
| 1.3 研究意义及目的 | 第14页 |
| 1.4 本论文的主要内容结构安排 | 第14-16页 |
| 第二章 低功耗数字滤波器基础理论 | 第16-29页 |
| 2.1 数字电路功耗构成 | 第16-21页 |
| 2.1.1 动态功耗 | 第16-19页 |
| 2.1.2 静态功耗 | 第19-21页 |
| 2.2 数字电路低功耗技术 | 第21-25页 |
| 2.2.1 系统级低功耗技术 | 第21-23页 |
| 2.2.2 寄存器传输级低功耗技术 | 第23-24页 |
| 2.2.3 逻辑门级低功耗技术 | 第24-25页 |
| 2.2.4 电路工艺级低功耗技术 | 第25页 |
| 2.3 数字滤波器基础理论 | 第25-28页 |
| 2.4 本章小节 | 第28-29页 |
| 第三章 基于正则有符号数的截位补偿乘法器设计 | 第29-38页 |
| 3.1 正则有符号数编码原理 | 第29-30页 |
| 3.2 截位补偿乘法器设计 | 第30-37页 |
| 3.2.1 乘法器结构设计 | 第30-31页 |
| 3.2.2 截位补偿结构设计 | 第31-35页 |
| 3.2.3 误差及性能分析 | 第35-37页 |
| 3.3 本章小节 | 第37-38页 |
| 第四章 低功耗数字滤波器设计及实现 | 第38-61页 |
| 4.1 近似计算结构设计 | 第38-43页 |
| 4.2 滤波器整体结构设计 | 第43-44页 |
| 4.3 滤波器系数设计 | 第44-50页 |
| 4.4 滤波器各模块设计 | 第50-55页 |
| 4.4.1 输入输出累加模块设计 | 第50-51页 |
| 4.4.2 模式判断模块设计 | 第51-53页 |
| 4.4.3 模式更新模块设计 | 第53-54页 |
| 4.4.4 系数配置模块设计 | 第54-55页 |
| 4.5 滤波器功能仿真及前端综合 | 第55-56页 |
| 4.5.1 功能仿真 | 第55-56页 |
| 4.5.2 前端综合 | 第56页 |
| 4.6 后端设计 | 第56-58页 |
| 4.7 功耗分析 | 第58-60页 |
| 4.8 本章小节 | 第60-61页 |
| 第五章 总结与展望 | 第61-63页 |
| 5.1 总结 | 第61页 |
| 5.2 展望 | 第61-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士学位期间取得的成果 | 第67-68页 |