摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 引言 | 第9-14页 |
1.1 课题背景与意义 | 第9-10页 |
1.2 高精度静电悬浮式加速度计电路简介 | 第10-11页 |
1.3 高精度加速度计数据采集系统研究进展 | 第11-12页 |
1.4 本文主要研究内容 | 第12-14页 |
2 基于AD7712的数据采集系统设计 | 第14-33页 |
2.1 ∑-Δ型模数转换器原理概述 | 第14-19页 |
2.2 ∑-Δ型模数转换器AD7712 | 第19-28页 |
2.3 参考电压源 | 第28-31页 |
2.4 AD7712数据采集系统的程序设计及仿真 | 第31-33页 |
3 数据采集系统低频噪声抑制方案及设计 | 第33-42页 |
3.1 CDS数字处理的基本原理 | 第33-35页 |
3.2 基于数字CDS技术的采集系统低频噪声抑制方案 | 第35-40页 |
3.3 低频噪声抑制处理程序设计 | 第40-42页 |
4 数据采集系统及低频噪声抑制电路性能测试 | 第42-52页 |
4.1 AD7712数据采集系统噪声测试 | 第42-50页 |
4.2 数据采集系统低频噪声抑制电路噪声测试 | 第50-52页 |
5 差分式变压器桥路电容传感器低频噪声分析及测试 | 第52-69页 |
5.1 交流放大器噪声分析 | 第52-56页 |
5.2 相敏检波器低频噪声测试 | 第56-57页 |
5.3 低通滤波器噪声分析及测试 | 第57-62页 |
5.4 调制载波信号噪声分析及测试 | 第62-69页 |
6 总结与展望 | 第69-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-77页 |
附录A 电容传感器噪声计算 | 第77-80页 |
A.1 交流放大器 | 第77-78页 |
A.2 低通滤波器 | 第78-80页 |
附录B VERILOG HDL程序 | 第80-84页 |
B.1 AD7712运行程序 | 第80-81页 |
B.2 数字处理(数字CDS解调、滤波、抽取)运行程序 | 第81-83页 |
B.3 VP噪声测试程序 | 第83-84页 |