异步时序电路中的亚稳态设计与分析
| 摘要 | 第2-3页 |
| Abstract | 第3页 |
| 第一章 绪论 | 第6-7页 |
| 1.1 引言 | 第6页 |
| 1.2 概述 | 第6-7页 |
| 第二章 异步电路设计概述 | 第7-15页 |
| 2.1 异步设计概述 | 第7-9页 |
| 2.2 亚稳态定义 | 第9-11页 |
| 2.3 亚稳态分析 | 第11-12页 |
| 2.4 同步器设计 | 第12-13页 |
| 2.5 高级数据路径设计FIFO | 第13-14页 |
| 2.6 实例应用 | 第14-15页 |
| 第三章 UART协议 | 第15-36页 |
| 3.1 UART 协议的工作特点 | 第15-19页 |
| 3.1.1 数据采样 | 第15-16页 |
| 3.1.2 UART 帧区分 | 第16页 |
| 3.1.3 UART 地址识别 | 第16页 |
| 3.1.4 串口通信基本接线方法 | 第16-19页 |
| 3.2 功能简介 | 第19-20页 |
| 3.3 UART 波特率发生器(BRG) | 第20-23页 |
| 3.3.1 波特率表 | 第22-23页 |
| 3.4 UART 配置 | 第23页 |
| 3.4.1 使能UART | 第23页 |
| 3.4.2 禁止UART | 第23页 |
| 3.4.3 备用UART I/O 引脚 | 第23页 |
| 3.5 UART 发送器 | 第23-26页 |
| 3.5.1 发送缓冲器(UxTXB) | 第24-25页 |
| 3.5.2 发送中断 | 第25页 |
| 3.5.3 设置UART 发送 | 第25-26页 |
| 3.5.4 中止字符的发送 | 第26页 |
| 3.6 UART 接收器 | 第26-30页 |
| 3.6.1 接收缓冲器(UxRXB) | 第27页 |
| 3.6.2 接收器错误处理 | 第27-28页 |
| 3.6.3 FIFO 中断方式操作 | 第28-29页 |
| 3.6.4 设置UART 接收 | 第29-30页 |
| 3.7 UART 的其他特性 | 第30页 |
| 3.7.1 环回模式下的UART | 第30页 |
| 3.7.2 自动波特率支持 | 第30页 |
| 3.8 与UART 模块相关的寄存器 | 第30-36页 |
| 第四章 实验方案 | 第36-44页 |
| 4.1 前端流程 | 第36-43页 |
| 4.1.1 功能框图 | 第36-41页 |
| 4.1.2 代码及仿真波形 | 第41-43页 |
| 4.2 后端流程 | 第43-44页 |
| 第五章 实验结果及结论 | 第44-46页 |
| 5.1 测试结果结论 | 第44-45页 |
| 5.2 测试条件 | 第45-46页 |
| 参考文献 | 第46-50页 |
| 附录 | 第50-53页 |
| 致谢 | 第53-54页 |
| 攻读学位期间发表的学术论文 | 第54页 |