13位200MSPS流水线模数转换器关键技术研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景 | 第16-17页 |
1.2 国内外研究现状 | 第17-18页 |
1.3 论文结构安排 | 第18-20页 |
第二章 流水线ADC原理 | 第20-34页 |
2.1 流水线ADC基础 | 第20-21页 |
2.2 ADC性能参数 | 第21-24页 |
2.2.1 静态参数 | 第21-23页 |
2.2.2 动态参数 | 第23-24页 |
2.3 S/H电路分析 | 第24-27页 |
2.3.1 S/H电路原理 | 第24-26页 |
2.3.2 S/H电路误差分析 | 第26-27页 |
2.4 MDAC电路分析 | 第27-33页 |
2.4.1 MDAC电路原理 | 第27-29页 |
2.4.2 MDAC误差分析 | 第29-33页 |
2.5 小结 | 第33-34页 |
第三章 流水线ADC系统设计 | 第34-54页 |
3.1 SHA-less结构设计 | 第34-36页 |
3.1.1 采样网络失配 | 第34-35页 |
3.1.2 时钟偏差(clock-skew) | 第35-36页 |
3.2 首级MDAC电路设计 | 第36-41页 |
3.2.1 第一级多位MDAC | 第37-40页 |
3.2.2 量程缩减技术 | 第40-41页 |
3.3 系统噪声分析 | 第41-45页 |
3.3.1 系统量化噪声 | 第41-42页 |
3.3.2 系统热噪声 | 第42-44页 |
3.3.3 噪声约束 | 第44-45页 |
3.4 Sub-ADC原理 | 第45-49页 |
3.4.1 比较器原理 | 第45-47页 |
3.4.2 比较器性能 | 第47-48页 |
3.4.3 Sub-ADC误差 | 第48-49页 |
3.5 系统功耗优化 | 第49-53页 |
3.5.1 系统功耗建模 | 第49-52页 |
3.5.2 系统结构 | 第52-53页 |
3.6 小结 | 第53-54页 |
第四章 流水线ADC电路设计 | 第54-78页 |
4.1 MDAC电路的设计 | 第54-58页 |
4.1.1 3.5 位MDAC电路设计 | 第54-56页 |
4.1.2 2.5 位MDAC电路设计 | 第56-58页 |
4.2 运算放大器 | 第58-66页 |
4.2.1 运算放大器的参数确定 | 第58-59页 |
4.2.2 增益自举技术 | 第59-62页 |
4.2.3 运算放大器结构 | 第62-64页 |
4.2.4 运算放大器的设计 | 第64-66页 |
4.3 比较器设计 | 第66-69页 |
4.4 仿真结果与分析 | 第69-77页 |
4.4.1 MDAC电路中运放仿真 | 第69-72页 |
4.4.2 MDAC电路整体仿真 | 第72-74页 |
4.4.3 系统整体仿真与分析 | 第74-75页 |
4.4.4 比较器的仿真与分析 | 第75-77页 |
4.5 小结 | 第77-78页 |
第五章 总结与展望 | 第78-80页 |
参考文献 | 第80-84页 |
致谢 | 第84-86页 |
作者简介 | 第86-87页 |