首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

异构多核SoC中存储与转置结构研究

摘要第1-6页
ABSTRACT第6-7页
致谢第7-13页
第一章 绪论第13-18页
   ·技术背景第13页
   ·研究现状第13-16页
   ·本文研究的主要内容第16页
   ·本文课题来源第16页
   ·论文章节安排第16-18页
第二章 片上网络和片上存储第18-25页
   ·片上网络第18-19页
   ·包交换结构与通信协议第19-21页
   ·多核系统中的存储系统第21-24页
     ·共享式存储第22页
     ·分布式存储第22页
     ·层次化分布式存储结构第22-24页
   ·本章小结第24-25页
第三章 DDR3 存储器用户接口的设计实现第25-39页
   ·DDR3 SDRAM 存储器接口整体结构第25-26页
   ·DDR3 SDRAM 控制器 IP第26-32页
     ·DDR3 SDRAM 初始化第28页
     ·模式寄存器定义第28-29页
     ·DDR3 命令第29-30页
     ·DDR3 存储器芯片信号第30-32页
   ·DDR3 控制器 IP 用户端接口时序第32-33页
   ·请求调度模块第33-36页
   ·异步 FIFO 设计第36页
   ·端口信号处理模块设计第36页
   ·输入数据处理模块设计第36-37页
   ·存储器读写访问流程第37-38页
   ·本章小结第38-39页
第四章 基于 DDR3 SDRAM 转置存储器设计第39-52页
   ·实时图像处理器特点及转置存储器原理第39-40页
     ·数据处理特点第39页
     ·转置存储器工作原理第39-40页
   ·转置存储器结构第40-42页
     ·三页式结构第40-41页
     ·两页式结构第41-42页
   ·传统转转置存储算法第42页
   ·改进的分块映射转置存储算法第42-45页
   ·算法执行效率分析第45-46页
   ·转置存储模块的 FPGA 实现第46-50页
     ·系统结构设计第46-47页
     ·数据缓冲模块第47页
     ·转置存储控制模块第47-49页
     ·乒乓操作第49-50页
   ·总结第50-52页
第五章 仿真验证与逻辑综合第52-64页
   ·测试技术第52-54页
     ·RTL 仿真第52-53页
     ·FPGA 原型验证第53-54页
   ·实验开发平台第54-55页
   ·仿真验证第55-63页
     ·DDR3 控制器 IP 验证第55-57页
     ·异步 FIFO 仿真验证第57-58页
     ·轮转仲裁器仿真验证第58-59页
     ·DDR3 存储器接口仿真验证第59-61页
     ·DDR3 存储器接口 FPGA 验证第61-62页
     ·转置存储器设计验证第62-63页
   ·本章小结第63-64页
第六章 总结与展望第64-66页
   ·总结第64页
   ·展望第64-66页
参考文献第66-69页
攻读硕士学位期间发表的论文第69-70页

论文共70页,点击 下载论文
上一篇:流水线模数转换器中数字校准算法的研究与实现
下一篇:直接序列扩频通信系统伪码同步技术的研究