| 摘要 | 第1-6页 |
| ABSTRACT | 第6-7页 |
| 致谢 | 第7-13页 |
| 第一章 绪论 | 第13-18页 |
| ·技术背景 | 第13页 |
| ·研究现状 | 第13-16页 |
| ·本文研究的主要内容 | 第16页 |
| ·本文课题来源 | 第16页 |
| ·论文章节安排 | 第16-18页 |
| 第二章 片上网络和片上存储 | 第18-25页 |
| ·片上网络 | 第18-19页 |
| ·包交换结构与通信协议 | 第19-21页 |
| ·多核系统中的存储系统 | 第21-24页 |
| ·共享式存储 | 第22页 |
| ·分布式存储 | 第22页 |
| ·层次化分布式存储结构 | 第22-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 DDR3 存储器用户接口的设计实现 | 第25-39页 |
| ·DDR3 SDRAM 存储器接口整体结构 | 第25-26页 |
| ·DDR3 SDRAM 控制器 IP | 第26-32页 |
| ·DDR3 SDRAM 初始化 | 第28页 |
| ·模式寄存器定义 | 第28-29页 |
| ·DDR3 命令 | 第29-30页 |
| ·DDR3 存储器芯片信号 | 第30-32页 |
| ·DDR3 控制器 IP 用户端接口时序 | 第32-33页 |
| ·请求调度模块 | 第33-36页 |
| ·异步 FIFO 设计 | 第36页 |
| ·端口信号处理模块设计 | 第36页 |
| ·输入数据处理模块设计 | 第36-37页 |
| ·存储器读写访问流程 | 第37-38页 |
| ·本章小结 | 第38-39页 |
| 第四章 基于 DDR3 SDRAM 转置存储器设计 | 第39-52页 |
| ·实时图像处理器特点及转置存储器原理 | 第39-40页 |
| ·数据处理特点 | 第39页 |
| ·转置存储器工作原理 | 第39-40页 |
| ·转置存储器结构 | 第40-42页 |
| ·三页式结构 | 第40-41页 |
| ·两页式结构 | 第41-42页 |
| ·传统转转置存储算法 | 第42页 |
| ·改进的分块映射转置存储算法 | 第42-45页 |
| ·算法执行效率分析 | 第45-46页 |
| ·转置存储模块的 FPGA 实现 | 第46-50页 |
| ·系统结构设计 | 第46-47页 |
| ·数据缓冲模块 | 第47页 |
| ·转置存储控制模块 | 第47-49页 |
| ·乒乓操作 | 第49-50页 |
| ·总结 | 第50-52页 |
| 第五章 仿真验证与逻辑综合 | 第52-64页 |
| ·测试技术 | 第52-54页 |
| ·RTL 仿真 | 第52-53页 |
| ·FPGA 原型验证 | 第53-54页 |
| ·实验开发平台 | 第54-55页 |
| ·仿真验证 | 第55-63页 |
| ·DDR3 控制器 IP 验证 | 第55-57页 |
| ·异步 FIFO 仿真验证 | 第57-58页 |
| ·轮转仲裁器仿真验证 | 第58-59页 |
| ·DDR3 存储器接口仿真验证 | 第59-61页 |
| ·DDR3 存储器接口 FPGA 验证 | 第61-62页 |
| ·转置存储器设计验证 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 第六章 总结与展望 | 第64-66页 |
| ·总结 | 第64页 |
| ·展望 | 第64-66页 |
| 参考文献 | 第66-69页 |
| 攻读硕士学位期间发表的论文 | 第69-70页 |