流水线模数转换器中数字校准算法的研究与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-7页 |
| 致谢 | 第7-10页 |
| 插图清单 | 第10-12页 |
| 表格清单 | 第12-13页 |
| 第一章 绪论 | 第13-18页 |
| ·研究意义 | 第13-14页 |
| ·国内外研究现状 | 第14-16页 |
| ·论文的组织结构 | 第16-18页 |
| 第二章 流水线 ADC 的基本原理与误差分析 | 第18-38页 |
| ·ADC 的基本原理 | 第18-21页 |
| ·ADC 的性能参数 | 第21-24页 |
| ·流水线模数转换器 | 第24-32页 |
| ·流水线模数转换器原理 | 第24-27页 |
| ·流水线模数转换器结构 | 第27-32页 |
| ·流水线 ADC 的误差 | 第32-35页 |
| ·仿真验证 | 第35-37页 |
| ·本章小结 | 第37-38页 |
| 第三章 后台相关校准算法 | 第38-65页 |
| ·应用校准算法的必要性 | 第38页 |
| ·ADC 的等效误差模型 | 第38-42页 |
| ·DASC 调制和 ADSC 调制 | 第42-44页 |
| ·基本结构的校准算法 | 第44-46页 |
| ·校准中减轻干扰 | 第46-47页 |
| ·劈分 ADC 结构的相关校准算法 | 第47-48页 |
| ·指数平均器的使用 | 第48-49页 |
| ·校准后端流水级中存在的增益误差 | 第49-51页 |
| ·非线性级间增益放大器的校准 | 第51-53页 |
| ·仿真结果 | 第53-63页 |
| ·不同迭代步长下增益收敛曲线的比较 | 第53-55页 |
| ·输入不同频率正弦波 | 第55-56页 |
| ·输出频谱 | 第56页 |
| ·有无指数平均器的比较 | 第56-57页 |
| ·基本结构的校准算法 | 第57-60页 |
| ·劈分 ADC 结构中校准前两级存在误差的情况 | 第60-62页 |
| ·三阶增益误差的校准 | 第62-63页 |
| ·本章小结 | 第63页 |
| ·本章附录 | 第63-65页 |
| 第四章 实现与验证 | 第65-77页 |
| ·DSP 验证 | 第65-71页 |
| ·BWDSP100 开发板 | 第65-66页 |
| ·ECS 集成开发环境和本次实验的流程 | 第66-69页 |
| ·实验结果 | 第69-71页 |
| ·FPGA 实现 | 第71-76页 |
| ·验证算法的不同方式 | 第71-74页 |
| ·验证结果 | 第74-76页 |
| ·本章小结 | 第76-77页 |
| 第五章 总结与展望 | 第77-78页 |
| 参考文献 | 第78-81页 |
| 攻读硕士学位期间发表的论文 | 第81-82页 |