首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--调制技术与调制器论文

高阶连续时间型Sigma-Delta调制器的研究与设计

摘要第1-5页
Abstract第5-7页
第一章 引言第7-11页
 §1.1 研究的背景、方向和意义第7-8页
 §1.2 论文主要工作第8-9页
 §1.3 Sigma-Delta的研究现状第9-10页
 §1.4 论文组织结构第10-11页
第二章 Sigma-Delta调制器的基本原理第11-28页
 §2.1 采样与量化第11-12页
 §2.2 过采样与噪声整形技术第12-15页
  §2.2.1 过采样第12-14页
  §2.2.2 噪声整形第14-15页
 §2.3 高阶Sigma-Delta调制器第15-18页
  §2.3.1 高阶Sigma-Delta的信噪比第16-17页
  §2.3.2 高阶Sigma-Delta调制器的稳定性简述第17-18页
 §2.4 常用Sigma-Delta调制器的通用架构第18-26页
  §2.4.1 单级高阶Sigma-Delta结构第18-23页
  §2.4.2 多位量化器Sigma-Delta调制器第23页
  §2.4.3 多级噪声整形Sigma-Delta调制器(MASH)第23-25页
  §2.4.4 连续时间型与离散时间性Sigma-Delta调制器第25-26页
 §2.5 本章小结第26-28页
第三章 高阶Sigma-Delta调制器的系统建模第28-35页
 §3.1 Sigma-Delta调制器的性能指标第28页
 §3.2 体系结构及比例系数的确定第28-31页
 §3.3 建模仿真结果第31-33页
 §3.4 求和模块提前第33-34页
 §3.5 本章小结第34-35页
第四章 调制器电路非理想性的分析第35-50页
 §4.1 连续时间积分器的非理想性第35-40页
  §4.1.1 运放的有限增益带宽积第36-38页
  §4.1.2 运放的有限增益带宽积的建模仿真及参数确定第38-39页
  §4.1.3 RC时间常数的变化第39-40页
 §4.2 多位反馈DAC的非理想性第40-47页
  §4.2.1 DAC不匹配的非理想性分析第41-42页
  §4.2.2 时钟抖动第42-46页
  §4.2.3 DAC非理想性的建模仿真第46-47页
 §4.3 量化器的非理想性第47-48页
  §4.3.1 量化器延迟第47-48页
 §4.4 各模块非理想性总结第48页
 §4.5 本章小结第48-50页
第五章 电路模块的设计第50-62页
 §5.1 系统整体结构第50页
 §5.2 前端电路的噪声分析第50-54页
 §5.3 运算放大器的设计第54-56页
 §5.4 电流式反馈DAC的设计第56-58页
 §5.5 量化器及参考电平的产生第58-60页
 §5.6 Sigma-Delta调制器的前仿真结果第60-61页
 §5.7 本章小结第61-62页
第六章 版图设计及仿真测试结果第62-67页
 §6.1 版图设计第62-64页
  §6.1.1 DAC的版图设计第62-63页
  §6.1.2 整体的版图设计第63-64页
 §6.2 调制器的后仿真结果第64-65页
 §6.3 电流式DAC的测试结果第65-66页
 §6.4 本章小结第66-67页
参考文献第67-70页
致谢第70-71页

论文共71页,点击 下载论文
上一篇:寄存器文件的可测性设计与实现
下一篇:隧穿晶体管和纳米线晶体管的模型与模拟