中文摘要 | 第1-5页 |
英文摘要 | 第5-9页 |
1 绪论 | 第9-19页 |
·问题的提出及研究意义 | 第9-13页 |
·问题的提出 | 第9-11页 |
·研究的意义 | 第11-13页 |
·国内外研究现状 | 第13-17页 |
·CMP 体系结构发展的现状 | 第13-16页 |
·Cache 技术发展现状 | 第16-17页 |
·本文研究的目的和研究内容 | 第17-19页 |
·本文研究的目的 | 第17页 |
·本文研究的主要内容 | 第17-19页 |
2 多核处理器的 Cache 研究 | 第19-29页 |
·Cache 的层次结构 | 第19页 |
·Cache 替换策略的重要性 | 第19-20页 |
·提高Cache 性能的方法 | 第20-23页 |
·减少缺失代价 | 第21页 |
·减少命中时间 | 第21-22页 |
·降低缺失率 | 第22-23页 |
·Cache 替换策略 | 第23-26页 |
·单核心处理器Cache 调度算法 | 第23-24页 |
·多核心Cache 调度算法和管理策略 | 第24-26页 |
·Cache Fair 调度算法 | 第26-28页 |
·本章小结 | 第28-29页 |
3 FPLRU 替换算法及其仿真结果 | 第29-43页 |
·比较对PLRU | 第29-31页 |
·分支信息缓冲器BIB | 第31-32页 |
·FPLRU 替换算法的结构 | 第32-33页 |
·处理器内核 | 第32页 |
·二级Cache | 第32-33页 |
·分支预测信息缓冲器BIB | 第33页 |
·FPLRU 单元 | 第33页 |
·FPLRU 的替换流程 | 第33-35页 |
·实验工具和测试程序 | 第35-40页 |
·SimpleScalar 及CMP-SIM 模拟器 | 第35页 |
·CMP-SIM 结构 | 第35-36页 |
·CMP-SIM 的Cache 管理策略 | 第36-38页 |
·基准测试程序 | 第38-40页 |
·FPLRU 算法仿真及结果 | 第40-42页 |
·对L2 Cache 命中率的影响 | 第40-41页 |
·Cache 性能分析 | 第41-42页 |
·本章小结 | 第42-43页 |
4 Shared-Cache 对共享 L2 Cache 行为的分析 | 第43-54页 |
·栈处理技术 | 第43-44页 |
·循环序列技术 | 第44-45页 |
·分析策略 | 第45-49页 |
·计算强制失效 | 第46-47页 |
·计算私有数据容量失效 | 第47-49页 |
·计算共享数据容量失效 | 第49页 |
·Shared-Cache 实验 | 第49-53页 |
·dgemm 实验结果 | 第50-51页 |
·块dgemm 实验结果 | 第51-52页 |
·稀疏矩阵向量乘法实验结果 | 第52-53页 |
·本章小结 | 第53-54页 |
5 结束语 | 第54-56页 |
·主要工作 | 第54-55页 |
·后续研究工作 | 第55-56页 |
致谢 | 第56-57页 |
参考文献 | 第57-61页 |
附录 | 第61-63页 |