| 第一章 绪论 | 第1-13页 |
| ·课题背景及研究目标 | 第9-10页 |
| ·研究内容及设计思路 | 第10-11页 |
| ·论文的安排 | 第11-13页 |
| 第二章 集成电路EDA 技术综述 | 第13-18页 |
| ·EDA 技术及其发展 | 第13-14页 |
| ·集成电路设计方法 | 第14-15页 |
| ·Top-Down 设计 | 第14-15页 |
| ·Bottom-up 设计 | 第15页 |
| ·硬件描述语言 | 第15-17页 |
| ·VHDL 语言 | 第16页 |
| ·VerilogHDL 语言 | 第16-17页 |
| ·高层次设计方法关键技术 | 第17页 |
| ·小结 | 第17-18页 |
| 第三章 RSM8212 处理器体系结构 | 第18-26页 |
| ·通用RISC_CPU 介绍 | 第18-19页 |
| ·RSM8212 微处理器 | 第19-25页 |
| ·指令系统 | 第20-21页 |
| ·存储器访问 | 第21页 |
| ·寄存器组织 | 第21-25页 |
| ·小结 | 第25-26页 |
| 第四章 系统电路实现与仿真 | 第26-38页 |
| ·系统的VerilogHDL 描述 | 第26页 |
| ·RSM8212 功能模块综合及电路实现 | 第26-34页 |
| ·节拍信号发生电路(CCG) | 第27页 |
| ·程序计数电路(PC) | 第27-28页 |
| ·运算电路 | 第28-29页 |
| ·定时电路(TIMER) | 第29-30页 |
| ·震荡电路(OSC) | 第30-31页 |
| ·数据存储电路(DATA_RAM) | 第31-32页 |
| ·程序存储电路(ROM) | 第32-33页 |
| ·分压电路(DV)与Seg_out,Com_out 电路 | 第33-34页 |
| ·系统功能仿真及测试基准程序设计 | 第34-36页 |
| ·电路验证的目的和方法 | 第34-35页 |
| ·RSM8212 电路模块功能仿真 | 第35页 |
| ·RSM8212 数据通路模块功能仿真 | 第35-36页 |
| ·小结 | 第36-38页 |
| 第五章 RSM8212 处理器版图设计 | 第38-55页 |
| ·版图综述 | 第38-39页 |
| ·设计工具 | 第39-40页 |
| ·设计规则 | 第40-42页 |
| ·RSM8212 处理器版图绘制 | 第42-48页 |
| ·建立基本库单元 | 第42-43页 |
| ·放置电源线与地线、布置单元 | 第43-44页 |
| ·互连线布线 | 第44页 |
| ·防止闩锁(Latch_up)与ESD 保护 | 第44-46页 |
| ·版图电阻及电容设计 | 第46页 |
| ·RSM8212 数据通路版图设计 | 第46-48页 |
| ·版图验证 | 第48-54页 |
| ·设计规则检查(DRC) | 第48-50页 |
| ·版图与电路图对照(LVS) | 第50-51页 |
| ·版图验证文件编写 | 第51-54页 |
| ·tape-out | 第54页 |
| ·小结 | 第54-55页 |
| 结束语 | 第55-56页 |
| 参考文献 | 第56-58页 |
| 附录Ⅰ RSM8212 的指令集 | 第58-60页 |
| 附录Ⅱ数据通路仿真测试文件及结果 | 第60-68页 |
| 附录Ⅲ RSM8212-DRC 验证文件 | 第68-73页 |
| 附录Ⅳ RSM8212-LVS 验证文件 | 第73-76页 |
| 附录Ⅴ处理器RSM8212 版图 | 第76-77页 |
| 摘要 | 第77-83页 |
| 致谢 | 第83页 |