基于BF533的智能交通图像处理研究与开发
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-9页 |
| 1 绪论 | 第9-12页 |
| ·课题研究背景及意义 | 第9页 |
| ·智能交通管理系统(ITMS)的概述与发展 | 第9-10页 |
| ·本文的主要工作及内容安排 | 第10-12页 |
| 2 智能交通图像处理系统方案设计 | 第12-15页 |
| ·引言 | 第12页 |
| ·智能交通图像处理系统实现功能和技术指标 | 第12页 |
| ·智能交通图像处理系统组成 | 第12-14页 |
| ·系统整机功能实现 | 第12-13页 |
| ·硬件系统实现框图 | 第13-14页 |
| ·软件系统实现框图 | 第14页 |
| ·本章小结 | 第14-15页 |
| 3 智能交通图像处理硬件系统设计与实现 | 第15-31页 |
| ·引言 | 第15页 |
| ·处理器模块设计 | 第15-17页 |
| ·处理器的选择 | 第15-16页 |
| ·Blackfin系列处理器 | 第16-17页 |
| ·视频输入模块设计 | 第17-19页 |
| ·图像传感器的选择 | 第17页 |
| ·视频输入模块设计 | 第17-19页 |
| ·外部存储器设计 | 第19-24页 |
| ·SDRAM模块设计 | 第19-21页 |
| ·FLASH模块设计 | 第21-24页 |
| ·通信模块设计 | 第24-26页 |
| ·RS232串口通信 | 第24-25页 |
| ·USB通信 | 第25-26页 |
| ·字符叠加模块设计 | 第26-27页 |
| ·电源模块设计 | 第27-30页 |
| ·本章小结 | 第30-31页 |
| 4 智能交通图像处理硬件系统调试 | 第31-47页 |
| ·引言 | 第31页 |
| ·视频输入模块调试 | 第31-35页 |
| ·I2C总线配置SAA7113寄存器 | 第31-33页 |
| ·PPI接口模块设置 | 第33-34页 |
| ·SDRAM存储器配置 | 第34-35页 |
| ·FLASH读写模块调试 | 第35-42页 |
| ·SPI寄存器配置 | 第36-39页 |
| ·FLASH工作时序 | 第39-42页 |
| ·通信模块调试 | 第42-45页 |
| ·RS232串口通信调试 | 第42-44页 |
| ·USB通信调试 | 第44-45页 |
| ·字符叠加模块调试 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 5 智能交通图像处理算法研究 | 第47-58页 |
| ·引言 | 第47页 |
| ·图像增强 | 第47-49页 |
| ·灰度变换 | 第47-48页 |
| ·直方图修正 | 第48-49页 |
| ·图像边缘检测 | 第49-56页 |
| ·边缘检测的经典算子 | 第49-51页 |
| ·二阶微分算子-过零点检测 | 第51-53页 |
| ·边缘检测算子检测结果 | 第53-56页 |
| ·图像分割 | 第56-57页 |
| ·基于直方图阈值选取的图像分割 | 第56-57页 |
| ·基于区域的图像分割方法 | 第57页 |
| ·本章小结 | 第57-58页 |
| 6 智能交通图像处理系统调试 | 第58-63页 |
| ·引言 | 第58页 |
| ·高清相机选择 | 第58-59页 |
| ·系统设备连接与参数设置 | 第59-61页 |
| ·系统调试结果 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 结束语 | 第63-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-67页 |