摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-16页 |
·YHFT-DX+简介 | 第11-12页 |
·DSP 片内乘法器及其相关研究 | 第12-15页 |
·本文完成的工作 | 第15页 |
·论文的组织结构 | 第15-16页 |
第二章 YHFT-DX+ 乘法部件的逻辑设计与功能验证 | 第16-34页 |
·乘法部件的设计 | 第16-29页 |
·乘法部件功能概述 | 第16-17页 |
·乘法部件的总体设计 | 第17-18页 |
·普通乘法模块的设计 | 第18-25页 |
·有限域乘法器的设计 | 第25-29页 |
·逻辑操作模块的设计 | 第29页 |
·乘法部件的功能验证 | 第29-33页 |
·功能验证方案 | 第29-30页 |
·功能验证的激励码 | 第30-31页 |
·普通乘法模块的验证 | 第31-32页 |
·有限域乘法模块的验证 | 第32页 |
·逻辑操作模块的验证 | 第32-33页 |
·本章小结 | 第33-34页 |
第三章 YHFT-DX+乘法部件关键模块的全定制设计 | 第34-50页 |
·低功耗乘法器的设计 | 第34-48页 |
·Booth 算法及其部分积生成 | 第34-39页 |
·有限符号位扩展 | 第39-40页 |
·部分积压缩 | 第40-44页 |
·版图设计 | 第44-47页 |
·设计分析 | 第47-48页 |
·版图验证 | 第48-49页 |
·本章小结 | 第49-50页 |
第四章 YHFT-DX+ 乘法部件的综合与基于标准单元的设计 | 第50-64页 |
·乘法部件的综合 | 第50-52页 |
·逻辑综合的约束 | 第50-52页 |
·逻辑综合的结果分析 | 第52页 |
·乘法部件基于标准单元的设计 | 第52-63页 |
·布图规划 | 第53-54页 |
·预布局布线 | 第54-57页 |
·时钟树综合 | 第57-60页 |
·布线 | 第60-61页 |
·设计验证 | 第61-63页 |
·本章小结 | 第63-64页 |
第五章 结束语 | 第64-66页 |
·论文总结 | 第64-65页 |
·研究展望 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-70页 |
作者在学期间取得的学术成果 | 第70页 |