首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

片上网络接口可靠性设计研究

摘要第4-5页
abstract第5-6页
第一章 绪论第9-14页
    1.1 研究工作的背景与意义第9-10页
    1.2 网络接口可靠性的国内外研究历史与现状第10-12页
    1.3 本文的主要贡献与创新第12页
    1.4 本论文的结构安排第12-14页
第二章 片上网络接口的基本结构和常见的可靠性设计第14-28页
    2.1 片上网络接口的基本结构第14-15页
    2.2 片上网络接口的功能第15-21页
        2.2.1 基本功能第16-20页
        2.2.2 附加功能第20-21页
    2.3 片上网络接口中的故障模型第21-24页
        2.3.1 物理故障第21-22页
        2.3.2 信号逻辑故障第22-23页
        2.3.3 片上网络接口行为异常第23-24页
    2.4 片上网络接口中常用的容错方法第24-26页
        2.4.1 信息冗余第24页
        2.4.2 时间冗余第24-25页
        2.4.3 空间冗余第25-26页
    2.5 片上网络接口中的测试第26-27页
        2.5.1 测试方法第26-27页
        2.5.2 测试策略第27页
    2.6 本章总结第27-28页
第三章 折叠式容错方法第28-49页
    3.1 折叠式容错方法介绍第28-30页
    3.2 备用单元的引入方法和分析第30-33页
        3.2.1 备用单元的引入原因第30-31页
        3.2.2 故障单元的替代方法第31-32页
        3.2.3 备用单元引入数量分析第32-33页
    3.3 硬件实现第33-44页
        3.3.1 折叠式容错方法的数学表达第34-35页
        3.3.2 折叠式容错方法的硬件实现第35-41页
        3.3.3 引入备用单元第41-43页
        3.3.4 整体框图第43-44页
    3.4 实验结果第44-47页
        3.4.1 容错能力第44-46页
        3.4.2 故障对性能的影响第46-47页
        3.4.3 面积比较第47页
    3.5 本章总结第47-49页
第四章 非阻塞式测试策略第49-63页
    4.1 非阻塞式测试策略介绍第49-53页
        4.1.1 方法总览第49页
        4.1.2 具体流程第49-53页
    4.2 硬件实现第53-57页
        4.2.1 整体框架第53-54页
        4.2.2 双端口存储器第54页
        4.2.3 状态寄存器第54-55页
        4.2.4 握手协议第55-56页
        4.2.5 测试状态机第56-57页
    4.3 系统验证平台第57-59页
    4.4 仿真结果第59-62页
    4.5 本章总结第62-63页
第五章 全文总结与展望第63-65页
    5.1 全文总结第63页
    5.2 后续工作展望第63-65页
致谢第65-66页
参考文献第66-71页
攻读硕士学位期间取得的成果第71页

论文共71页,点击 下载论文
上一篇:具有陷波特性的超宽带滤波器设计
下一篇:挠性印制电路半加成电镀铜技术的研究