高速低功耗闪存关键模块研究
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 引言 | 第6-22页 |
1.1 快闪存储器介绍 | 第6-8页 |
1.2 快闪存储器的发展现状 | 第8-11页 |
1.3 主流的闪存器件 | 第11-17页 |
1.3.1 浮栅器件 | 第12-14页 |
1.3.2 电荷俘获器件 | 第14-15页 |
1.3.3 主流的存储技术 | 第15-17页 |
1.4 闪存单元的工作原理 | 第17-20页 |
1.5 本论文的主要内容 | 第20-22页 |
第二章 闪存架构和电路模块介绍 | 第22-30页 |
2.1 闪存芯片架构 | 第22页 |
2.2 闪存电路模块 | 第22-28页 |
2.2.1 存储阵列 | 第22-26页 |
2.2.2 译码器电路 | 第26页 |
2.2.3 上电复位电路 | 第26-27页 |
2.2.4 高压产生及输入切换电路 | 第27页 |
2.2.5 读出电路 | 第27-28页 |
2.2.6 偏置产生电路 | 第28页 |
2.2.7 中央控制单元 | 第28页 |
2.3 本章小结 | 第28-30页 |
第三章 闪存关键电路模块研究 | 第30-55页 |
3.1 灵敏放大器设计 | 第30-41页 |
3.1.1 灵敏放大器的原理 | 第30-33页 |
3.1.2 改进的灵敏放大器 | 第33-34页 |
3.1.3 多相位预充电流型灵敏放大器 | 第34-41页 |
3.2 电荷泵系统设计 | 第41-48页 |
3.2.1 电荷泵系统的组成及原理 | 第41-43页 |
3.2.2 优化的电荷泵系统 | 第43-46页 |
3.2.3 漏电探测高速电荷泵系统 | 第46-48页 |
3.3 带隙基准源设计 | 第48-53页 |
3.3.1 带隙基准原理 | 第48-52页 |
3.3.2 高速闪存的带隙基准设计 | 第52-53页 |
3.4 本章小结 | 第53-55页 |
第四章 芯片后仿真 | 第55-58页 |
4.1 关键电路模块后仿真 | 第55-57页 |
4.1.1 灵敏放大器后仿真 | 第55-56页 |
4.1.2 电荷泵系统后仿真 | 第56-57页 |
4.1.3 带隙基准源后仿真 | 第57页 |
4.2 本章小结 | 第57-58页 |
第五章 结论与展望 | 第58-59页 |
参考文献 | 第59-61页 |
致谢 | 第61-62页 |