摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
注释表 | 第16-17页 |
第一章 绪论 | 第17-23页 |
1.1 论文研究背景及意义 | 第17-18页 |
1.2 国内外研究现状 | 第18-22页 |
1.2.1 北斗接收机研究现状 | 第18-20页 |
1.2.2 信号完整性研究现状 | 第20-22页 |
1.3 论文主要内容与编排 | 第22-23页 |
第二章 北斗接收机信号完整性与传输线理论研究 | 第23-44页 |
2.1 引言 | 第23页 |
2.2 北斗接收机中的信号完整性问题 | 第23-24页 |
2.2.1 信号完整性概念 | 第23页 |
2.2.2 北斗接收机中的信号完整性问题 | 第23-24页 |
2.3 传输线理论研究 | 第24-28页 |
2.3.1 传输线的物理模型 | 第24-25页 |
2.3.2 传输线的特征阻抗 | 第25-26页 |
2.3.3 传输线的延时 | 第26页 |
2.3.4 常见的传输线结构 | 第26-28页 |
2.4 反射现象的研究与分析 | 第28-36页 |
2.4.1 北斗接收机中的反射现象 | 第28-29页 |
2.4.2 反射形成的机理 | 第29-31页 |
2.4.3 容性负载的阻抗不连续 | 第31-35页 |
2.4.4 感性负载的阻抗不连续 | 第35-36页 |
2.5 串扰现象的研究与分析 | 第36-43页 |
2.5.1 北斗接收机中的串扰现象 | 第36-37页 |
2.5.2 串扰形成的机理 | 第37-38页 |
2.5.3 容性耦合串扰 | 第38-40页 |
2.5.4 感性耦合串扰 | 第40-42页 |
2.5.5 综合串扰 | 第42-43页 |
2.6 本章小节 | 第43-44页 |
第三章 北斗接收机信号完整性问题解决方案与仿真分析 | 第44-64页 |
3.1 引言 | 第44页 |
3.2 反射的解决方案 | 第44-47页 |
3.2.1 阻抗匹配与端接方案 | 第44-46页 |
3.2.2 端接的临界长度 | 第46页 |
3.2.3 抑制反射的拓扑结构分析 | 第46-47页 |
3.3 反射解决方案在北斗接收机中的应用与仿真分析 | 第47-56页 |
3.3.1 点对点拓扑端接方案仿真分析 | 第48-53页 |
3.3.2 点对多点拓扑端接仿真分析 | 第53-55页 |
3.3.3 端接中桩线对反射的影响分析 | 第55-56页 |
3.4 北斗接收机机中串扰现象的仿真与分析 | 第56-63页 |
3.4.1 线间距P与平行走线长度L对串扰的影响 | 第57-59页 |
3.4.2 攻击信号频率与上升时间对串扰的影响 | 第59-61页 |
3.4.3 参考平面对串扰的影响 | 第61页 |
3.4.4 电流流向对串扰的影响 | 第61-63页 |
3.4.5 串扰现象的解决方案 | 第63页 |
3.5 本章小结 | 第63-64页 |
第四章 北斗接收机PCB设计方法与仿真模型优化 | 第64-86页 |
4.1 引言 | 第64页 |
4.2 基于信号完整性分析的北斗接收机PCB设计方法 | 第64-68页 |
4.2.1 传统的PCB设计方法 | 第64-66页 |
4.2.2 与EDA软件结合的北斗接收机PCB设计方法 | 第66-67页 |
4.2.3 基于Cadence Allegro组件的PCB设计仿真流程 | 第67-68页 |
4.3 北斗接收机PCB仿真模型 | 第68-72页 |
4.3.1 仿真模型对比 | 第68-69页 |
4.3.2 IBIS模型的构成 | 第69-71页 |
4.3.3 IBIS模型文件 | 第71-72页 |
4.4 IBIS模型优化方法 | 第72-76页 |
4.4.1 IBIS模型优化的必要性与可行性 | 第73-74页 |
4.4.2 最小二乘法直线拟合算法 | 第74-75页 |
4.4.3 基于最小二乘法优化IBIS模型的方法 | 第75-76页 |
4.5 基于最小二乘法数据拟合优化IBIS模型 | 第76-85页 |
4.5.1 数据拟合优化IBIS模型 | 第77-79页 |
4.5.2 原模型与优化模型对比仿真分析 | 第79-85页 |
4.6 本章小结 | 第85-86页 |
第五章 基于SI分析的北斗导航接收机设计与仿真验证 | 第86-112页 |
5.1 引言 | 第86页 |
5.2 北斗导航接收机系统设计 | 第86-89页 |
5.2.1 硬件总体方案设计 | 第86页 |
5.2.2 核心芯片选择 | 第86-87页 |
5.2.3 原理图设计 | 第87-89页 |
5.3 北斗接收机PCB的信号完整性设计 | 第89-90页 |
5.3.1 PCB板的叠层设计 | 第89页 |
5.3.2 PCB的布局设计 | 第89-90页 |
5.4 关键网络的信号完整性仿真与分析 | 第90-109页 |
5.4.1 关键网络的选取与仿真前设置 | 第91-92页 |
5.4.2 布线前SI分析 | 第92-101页 |
5.4.3 布线后SI分析 | 第101-109页 |
5.5 PCB设计结果讨论 | 第109-110页 |
5.6 本章小结 | 第110-112页 |
第六章 总结与展望 | 第112-114页 |
6.1 论文的主要工作内容 | 第112-113页 |
6.2 后续研究工作展望 | 第113-114页 |
参考文献 | 第114-118页 |
致谢 | 第118-119页 |
在学期间的研究成果及发表的学术论文 . | 第119页 |