光纤地震测量信号解调系统的若干实用化研究
摘要 | 第5-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第11-19页 |
1.1 引言 | 第11-12页 |
1.2 国内外研究现状 | 第12-16页 |
1.2.1 光纤地震计发展状况 | 第12-13页 |
1.2.2 相位解调算法的发展 | 第13-16页 |
1.3 研究需要解决的问题 | 第16-17页 |
1.4 本文主要工作与预期目标 | 第17-19页 |
第2章 光纤地震计信号解调方法与优化 | 第19-35页 |
2.1 光纤相位解调原理 | 第19-20页 |
2.2 信号解调方案 | 第20-23页 |
2.2.1 PGC解调算法原理 | 第20-22页 |
2.2.2 基于3×3耦合器解调算法原理 | 第22-23页 |
2.3 PGC算法工作参数分析 | 第23-27页 |
2.3.1 伴生调幅系数 | 第24-25页 |
2.3.2 调制深度C值 | 第25-26页 |
2.3.3 载波频率与动态范围 | 第26-27页 |
2.4 PGC算法性能优化 | 第27-29页 |
2.4.1 C值计算 | 第27-28页 |
2.4.2 抑制伴生调幅 | 第28-29页 |
2.5 PGC算法与3×3耦合器结合 | 第29-33页 |
2.5.1 算法结合步骤 | 第30-32页 |
2.5.2 动态范围拓展 | 第32-33页 |
2.5.3 C值实时监测 | 第33页 |
2.6 本章小结 | 第33-35页 |
第3章 相位解调软硬件设计 | 第35-57页 |
3.1 数字信号处理系统 | 第35-36页 |
3.2 模拟前端设计 | 第36-43页 |
3.2.1 电源噪声分析 | 第36-39页 |
3.2.2 放大电路噪声 | 第39-41页 |
3.2.3 放大增益控制 | 第41-42页 |
3.2.4 PCB部分设计 | 第42-43页 |
3.3 数字部分硬件设计 | 第43-48页 |
3.3.1 FPGA工作电路设计 | 第45-46页 |
3.3.2 DSP工作电路设计 | 第46-48页 |
3.4 嵌入式板卡程序设计 | 第48-53页 |
3.4.1 FPGA部分程序设计 | 第49-51页 |
3.4.2 DSP程序设计 | 第51-53页 |
3.5 PC机LABVIEW程序设计 | 第53-55页 |
3.5.1 UDP接收程序 | 第54-55页 |
3.5.2 数据处理程序 | 第55页 |
3.6 本章小结 | 第55-57页 |
第4章 集成一体化样机 | 第57-67页 |
4.1 一体化机箱 | 第57-59页 |
4.2 GPS授时方案 | 第59-62页 |
4.3 供电方案设计及断电保护功能 | 第62-64页 |
4.4 高精度温度测量 | 第64-65页 |
4.5 本章小结 | 第65-67页 |
第5章 相位解调系统实验研究与结果分析 | 第67-81页 |
5.1 相位解调系统性能测试 | 第67-69页 |
5.1.1 相位分辨率及噪声测试 | 第68页 |
5.1.2 动态范围测试 | 第68-69页 |
5.2 光纤地震计外场试验 | 第69-80页 |
5.2.1 实验室地震测试 | 第70-77页 |
5.2.2 外场地震测试 | 第77-80页 |
5.3 本章小结 | 第80-81页 |
结论 | 第81-82页 |
参考文献 | 第82-87页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第87-88页 |
致谢 | 第88页 |