摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-9页 |
第一章 绪论 | 第9-12页 |
·课题研究背景与意义 | 第9-10页 |
·本文的主要工作 | 第10-11页 |
·本文的章节安排 | 第11-12页 |
第二章 片上系统技术及概念 | 第12-16页 |
·SoC 片上系统基本问题 | 第12-13页 |
·集成电路技术的发展 | 第12页 |
·片上系统 SoC 概念 | 第12-13页 |
·IP 核基本问题 | 第13-15页 |
·IP 核概念 | 第13-14页 |
·IP 核开发流程 | 第14-15页 |
·本章小结 | 第15-16页 |
第三章 Nand Flash 存储器相关概念 | 第16-22页 |
·Nand Flash 简介 | 第16页 |
·Nand Flash 物理结构与工作原理 | 第16-18页 |
·Nand Flash 特点 | 第18页 |
·Nand Flash 与其他 Flash 的比较 | 第18-19页 |
·Nand Flash 接口说明 | 第19-21页 |
·Nand Flash 特殊硬件结构 | 第21页 |
·本章小结 | 第21-22页 |
第四章 片上总线简介 | 第22-27页 |
·片上总线简介 | 第22页 |
·WISHBONE 简介 | 第22-23页 |
·WISHBONE 基本特点 | 第23-24页 |
·WISHBONE 支持的互联类型 | 第24-26页 |
·本章小结 | 第26-27页 |
第五章 NorFlash IP 核设计 | 第27-57页 |
·Nand Flash IP 核总体设计 | 第27-28页 |
·系统总体架构 | 第27-28页 |
·Wishbone 从接口模块的设计 | 第28-33页 |
·Wishbone 从接口模块的接口信号定义 | 第28-29页 |
·Wishbone 从接口模块的总体设计 | 第29-30页 |
·Wishbone 从接口模块的具体设计 | 第30-33页 |
·状态控制模块的设计 | 第33-50页 |
·Nand Flash 的常用操作 | 第33-39页 |
·状态控制模块的总体设计 | 第39-41页 |
·状态控制模块的具体设计 | 第41-50页 |
·时序产生模块的设计 | 第50-54页 |
·时序产生模块的总体设计 | 第50-51页 |
·时序产生模块的具体设计 | 第51-54页 |
·Nand Flash IP 核的封装 | 第54-56页 |
·黑盒(BlackBox)概念 | 第54-55页 |
·如何使用黑盒 | 第55页 |
·Nand Flash IP 的具体封装 | 第55-56页 |
·本章小结 | 第56-57页 |
第六章 Nand Flash IP 核的仿真与验证 | 第57-65页 |
·验证的基本概念及重要性 | 第57页 |
·仿真环境及仿真目标 | 第57-59页 |
·仿真结果及分析 | 第59-64页 |
·本章小结 | 第64-65页 |
结论 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |
攻读学位期间取得学术成果 | 第69页 |