首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

基于FPGA与DDR2的视频缓存器设计与实现

摘要第1-6页
Abstract第6-10页
第1章 引言第10-15页
   ·课题背景第10-13页
     ·IPTV 概述第10-11页
     ·IPTV 的发展现状第11-12页
     ·IPTV 发展中存在的问题第12-13页
     ·IPQAM 系统第13页
   ·国内外 IPQAM 研究现状第13-14页
   ·本论文的主要工作及解决的问题第14页
   ·本文的组织结构第14-15页
第2章 FPGA 与 DDR2 SDRAM 相关技术应用现状第15-31页
   ·FPGA 技术发展现状及技术实现第15-21页
     ·FPGA 概述第15-16页
     ·FPGA 的设计原则第16-17页
     ·FPGA 的开发流程第17-20页
     ·HDL 硬件描述语言第20-21页
   ·DDR2 SADRM 技术第21-30页
     ·存储器的分类第21-22页
     ·SDRAM 的特点及其发展第22-24页
     ·存储器的基本操作第24-30页
   ·小结第30-31页
第3章 视频存储器设计方案第31-42页
   ·视频存储器设计要求第31-32页
   ·视频存储器接口的模块设计规划第32-33页
   ·资源消耗结构的改进第33-37页
     ·MIMO 系统简介及其原理第33-35页
     ·标准的 MIMO 结构的缓存器第35-36页
     ·端口固定的 MIMO 结构缓存器第36-37页
   ·DDR2 控制器设计方案第37页
   ·视频存储系统芯片选型第37-41页
     ·FPGA 芯片选型第37-38页
     ·DDR2 SDRAM 存储芯片选型第38-41页
   ·小结第41-42页
第4章 基于 Xilinx FPGA 的逻辑设计第42-57页
   ·控制逻辑的 FPGA 设计第42-54页
     ·功能描述和模块划分第42-43页
     ·数据缓存单元第43-44页
     ·仲裁单元第44-46页
     ·调度判决单元第46-47页
     ·地址转换单元第47-48页
     ·DDR2 接口控制单元第48-54页
   ·运行设计第54-56页
     ·成功的读操作第54-55页
     ·成功的写操作第55页
     ·读操作中断写操作第55-56页
   ·小结第56-57页
第5章 验证与分析第57-64页
   ·FPGA 实现第57-58页
   ·分析与仿真第58-62页
     ·数据缓存单元仿真情况第59页
     ·调度判决单元仿真情况第59-60页
     ·DDR2 接口控制单元仿真情况第60页
     ·地址转换单元仿真情况第60-61页
     ·仲裁单元仿真情况第61-62页
     ·仿真情况总结第62页
   ·设计中需要注意的问题第62页
   ·小结第62-64页
结论第64-65页
致谢第65-66页
参考文献第66-68页
攻读学位期间取得学术成果第68页

论文共68页,点击 下载论文
上一篇:片上网络(NoC)的路由算法研究
下一篇:基于片上系统SoC的Nand Flash IP核设计