摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 引言 | 第10-15页 |
·课题背景 | 第10-13页 |
·IPTV 概述 | 第10-11页 |
·IPTV 的发展现状 | 第11-12页 |
·IPTV 发展中存在的问题 | 第12-13页 |
·IPQAM 系统 | 第13页 |
·国内外 IPQAM 研究现状 | 第13-14页 |
·本论文的主要工作及解决的问题 | 第14页 |
·本文的组织结构 | 第14-15页 |
第2章 FPGA 与 DDR2 SDRAM 相关技术应用现状 | 第15-31页 |
·FPGA 技术发展现状及技术实现 | 第15-21页 |
·FPGA 概述 | 第15-16页 |
·FPGA 的设计原则 | 第16-17页 |
·FPGA 的开发流程 | 第17-20页 |
·HDL 硬件描述语言 | 第20-21页 |
·DDR2 SADRM 技术 | 第21-30页 |
·存储器的分类 | 第21-22页 |
·SDRAM 的特点及其发展 | 第22-24页 |
·存储器的基本操作 | 第24-30页 |
·小结 | 第30-31页 |
第3章 视频存储器设计方案 | 第31-42页 |
·视频存储器设计要求 | 第31-32页 |
·视频存储器接口的模块设计规划 | 第32-33页 |
·资源消耗结构的改进 | 第33-37页 |
·MIMO 系统简介及其原理 | 第33-35页 |
·标准的 MIMO 结构的缓存器 | 第35-36页 |
·端口固定的 MIMO 结构缓存器 | 第36-37页 |
·DDR2 控制器设计方案 | 第37页 |
·视频存储系统芯片选型 | 第37-41页 |
·FPGA 芯片选型 | 第37-38页 |
·DDR2 SDRAM 存储芯片选型 | 第38-41页 |
·小结 | 第41-42页 |
第4章 基于 Xilinx FPGA 的逻辑设计 | 第42-57页 |
·控制逻辑的 FPGA 设计 | 第42-54页 |
·功能描述和模块划分 | 第42-43页 |
·数据缓存单元 | 第43-44页 |
·仲裁单元 | 第44-46页 |
·调度判决单元 | 第46-47页 |
·地址转换单元 | 第47-48页 |
·DDR2 接口控制单元 | 第48-54页 |
·运行设计 | 第54-56页 |
·成功的读操作 | 第54-55页 |
·成功的写操作 | 第55页 |
·读操作中断写操作 | 第55-56页 |
·小结 | 第56-57页 |
第5章 验证与分析 | 第57-64页 |
·FPGA 实现 | 第57-58页 |
·分析与仿真 | 第58-62页 |
·数据缓存单元仿真情况 | 第59页 |
·调度判决单元仿真情况 | 第59-60页 |
·DDR2 接口控制单元仿真情况 | 第60页 |
·地址转换单元仿真情况 | 第60-61页 |
·仲裁单元仿真情况 | 第61-62页 |
·仿真情况总结 | 第62页 |
·设计中需要注意的问题 | 第62页 |
·小结 | 第62-64页 |
结论 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-68页 |
攻读学位期间取得学术成果 | 第68页 |