数字锁相技术研究
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-14页 |
| ·课题背景 | 第9-10页 |
| ·数字锁相放大器的意义和发展状况 | 第10-12页 |
| ·问题与研究内容 | 第12-14页 |
| 第2章 数字锁相放大器的原理 | 第14-23页 |
| ·数字锁相放大原理概述 | 第14页 |
| ·相关解调器 | 第14-19页 |
| ·乘法解调法 | 第15-17页 |
| ·数字相关解调算法研究 | 第17-19页 |
| ·相关解调算法在matlab环境的仿真 | 第19-21页 |
| ·本章小结 | 第21-23页 |
| 第3章 系统硬件设计 | 第23-43页 |
| ·系统技术指标及总体方案设计 | 第23-24页 |
| ·系统硬件设计思路 | 第24页 |
| ·DSP最小系统设计 | 第24-33页 |
| ·电源电路 | 第25-26页 |
| ·时钟电路 | 第26-28页 |
| ·总线缓冲电路 | 第28-31页 |
| ·DSP存储扩展电路 | 第31-33页 |
| ·逻辑控制电路 | 第33-34页 |
| ·A/D采集模块 | 第34-35页 |
| ·模拟信号调理模块 | 第35-40页 |
| ·差分放大电路 | 第36页 |
| ·程控滤波电路 | 第36-38页 |
| ·程控放大电路 | 第38-39页 |
| ·峰值检波电路 | 第39-40页 |
| ·串口通信模块 | 第40-42页 |
| ·本章小结 | 第42-43页 |
| 第4章 系统软件设计 | 第43-50页 |
| ·程序总体设计 | 第43-48页 |
| ·初始化设计 | 第44页 |
| ·AD转换和采集程序设计 | 第44-46页 |
| ·BOOTLOADER | 第46-47页 |
| ·FLASH烧写过程 | 第47页 |
| ·上位机控制与显示数据 | 第47-48页 |
| ·本章小结 | 第48-50页 |
| 第5章 仿真数据与不确定度分析 | 第50-58页 |
| ·算法仿真 | 第50-53页 |
| ·仿真数据 | 第53-55页 |
| ·不确定度分析 | 第55-57页 |
| ·提高系统精度的改进方法 | 第57页 |
| ·本章小结 | 第57-58页 |
| 结论 | 第58-59页 |
| 参考文献 | 第59-62页 |
| 附录1 PCB图纸 | 第62-63页 |
| 附录2 定点互相关算法 | 第63-66页 |
| 致谢 | 第66-67页 |