MCS-51IP核设计与验证
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·系统芯片(SoC)和IP | 第7-9页 |
| ·系统芯片(SoC) | 第7-8页 |
| ·IP | 第8-9页 |
| ·单片机发展历程 | 第9-10页 |
| ·面向单片机的SoC设计 | 第10页 |
| ·论文主要内容 | 第10-11页 |
| 第二章 IP设计方法及基于IP的SoC的设计方法 | 第11-30页 |
| ·SoC技术的特点 | 第11-13页 |
| ·系统功能集成是SoC的核心技术 | 第11-12页 |
| ·固件集成是SoC的基础设计思想 | 第12页 |
| ·嵌入式系统是SoC的基本结构 | 第12页 |
| ·IP是SoC的设计基础 | 第12-13页 |
| ·SoC的设计方法 | 第13页 |
| ·SoC遇到的问题 | 第13-16页 |
| ·IP的选择 | 第13-14页 |
| ·SoC设计的普及化 | 第14-15页 |
| ·嵌入式软件 | 第15页 |
| ·SoC的验证 | 第15-16页 |
| ·咨询服务 | 第16页 |
| ·IP技术概述 | 第16-17页 |
| ·什么是IP | 第16-17页 |
| ·IP复用 | 第17页 |
| ·IP宏模块的开发 | 第17-26页 |
| ·规格定义 | 第20-22页 |
| ·宏模块的总体设计 | 第22-23页 |
| ·子模块的设计 | 第23-24页 |
| ·宏模块的集成化设计 | 第24-25页 |
| ·软核的产品化方法 | 第25页 |
| ·IP宏模块的打包和提交 | 第25-26页 |
| ·IP资源的有偿使用及知识产权保护 | 第26-30页 |
| 第三章 MCS-51结构 | 第30-37页 |
| ·MCS-51硬件结构 | 第30-33页 |
| ·MCS—51CPU | 第30-31页 |
| ·MCS-51存储器结构 | 第31-32页 |
| ·定时/计数器 | 第32页 |
| ·中断结构 | 第32-33页 |
| ·MCS-51指令时序 | 第33-36页 |
| ·MCS—51指令结构 | 第36-37页 |
| 第四章 MCS—51 IP设计 | 第37-52页 |
| ·MCS—51 CPU设计 | 第37-43页 |
| ·控制器设计 | 第38-42页 |
| ·执行器设计 | 第42-43页 |
| ·ALU设计 | 第43-45页 |
| ·中断系统实现 | 第45-47页 |
| ·时钟电路设计 | 第47页 |
| ·定时器/计数器设计 | 第47-48页 |
| ·输入输出端口设计 | 第48页 |
| ·IP核的存储器结构设计 | 第48-52页 |
| 第五章 MCS-51 IP的验证 | 第52-65页 |
| ·什么是验证 | 第52-61页 |
| ·主要的验证手段 | 第53-56页 |
| ·主要的验证策略 | 第56-59页 |
| ·验证计划的建立 | 第59-61页 |
| ·MCS—51 IP的验证 | 第61-65页 |
| ·定时器/计数器功能仿真 | 第61-62页 |
| ·ALU单元功能仿真 | 第62页 |
| ·MCS—51 IP后仿真 | 第62-63页 |
| ·IP顶层功能验证 | 第63-65页 |
| 参考文献 | 第65-66页 |
| 在读期间发表论文情况: | 第66-67页 |
| 致谢 | 第67-68页 |