八位嵌入式RISC MCU IP核设计研究
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-13页 |
·研究的背景和意义 | 第7-8页 |
·SOC与IP技术 | 第8-11页 |
·论文的主要内容 | 第11-13页 |
第二章 设计方法与设计流程 | 第13-23页 |
·数字系统高层次设计 | 第13-21页 |
·高层次综合、模拟及测试技术 | 第13-16页 |
·自顶向下设计方法与设计流程 | 第16-19页 |
·硬件描述语言 | 第19-20页 |
·高层次设计技术优点 | 第20-21页 |
·MCU IP核设计流程 | 第21-23页 |
第三章 MCUIP核总体结构与指令集分析 | 第23-33页 |
·MCUIP核结构设计 | 第23-26页 |
·MCU核结构的顶层划分 | 第23-25页 |
·RISCMCU总体结构 | 第25-26页 |
·RISCMCU时序设计 | 第26-28页 |
·其它微控制器及微处理器时序比较 | 第26-27页 |
·二级流水线设计 | 第27-28页 |
·指令系统分析 | 第28-31页 |
·指令格式 | 第28-29页 |
·寻址方式 | 第29-30页 |
·指令执行的基本流程 | 第30-31页 |
·小结 | 第31-33页 |
第四章 MCUIP核数据通道设计 | 第33-41页 |
·ALU的设计与实现 | 第33-39页 |
·存储器设计 | 第39-40页 |
·指令寄存器模块 | 第40页 |
·小结 | 第40-41页 |
第五章 MCU IP核控制通道设计 | 第41-49页 |
·两种控制器设计方法 | 第41页 |
·硬布线控制的结构与函数 | 第41-42页 |
·基于微操作的硬布线控制设计方法 | 第42-43页 |
·基于数据通道指令流程图的硬布线控制设计方法 | 第43-47页 |
·基于数据通的道指令流程图 | 第43-44页 |
·指令译码设计 | 第44页 |
·硬布线控制逻辑设计 | 第44-46页 |
·硬布线控制逻辑主要控制信号 | 第46-47页 |
·小结 | 第47-49页 |
第六章 仿真与综合 | 第49-58页 |
·系统的VerilogHDL描述 | 第49页 |
·MCUIP核的仿真验证 | 第49-55页 |
·仿真验证方法 | 第50-51页 |
·各模块功能仿真结果 | 第51页 |
·指令集测试 | 第51-55页 |
·MCUIP核的综合 | 第55-58页 |
·综合的过程 | 第55-56页 |
·综合的约束 | 第56-57页 |
·MCUIP核综合结果 | 第57-58页 |
第七章 结束语 | 第58-59页 |
参考文献 | 第59-61页 |
致谢 | 第61-62页 |