首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于JTAG和FPGA的嵌入式SOC验证系统研究与设计

摘要第1-6页
ABSTRACT第6-8页
致谢第8-9页
目录第9-12页
第1章 导论第12-16页
   ·概述第12-14页
     ·论文研究的背景、目的第12-13页
     ·国内外研究状况分析第13-14页
   ·论文研究内容、拟解决的关键问题及创新之处第14-16页
     ·论文研究内容第14-15页
     ·论文拟解决的关键问题第15页
     ·论文创新之处第15-16页
第2章 可编程逻辑器件FPGA第16-25页
   ·可编程逻辑器件FPGA概述第16-19页
   ·可编程逻辑器件FPGA开发第19-22页
     ·FPGA开发流程第19-20页
     ·可编程逻辑器件FPGA配置第20-21页
     ·Signal TapⅡ第21-22页
   ·嵌入式软核NIOSⅡ处理器第22-24页
   ·本章小结第24-25页
第3章 集成电路验证技术研究第25-31页
   ·验证的范围与流程第25-27页
   ·集成电路的软件仿真第27页
   ·集成电路的形式验证第27-29页
     ·形式验证的方法第28-29页
     ·形式验证优缺点第29页
   ·基于FPAG的功能验证第29-30页
   ·本章小结第30-31页
第4章 雷达信号处理专用芯片设计第31-43页
   ·雷达信号处理专用DSP简介第31页
   ·雷达信号处理专用DSP设计第31-33页
   ·雷达信号处理专用DSP应用第33-34页
     ·控制字设置第34页
     ·系数写入第34页
     ·运算数据输入第34页
     ·运算结果输出第34页
   ·雷达信号处理专用芯片设计第34-42页
     ·SOC简介第35-37页
     ·DDR2 SDRAM控制器设计第37-40页
       ·DDR2 SDRAM特征第38页
       ·DDR2 SDRAM控制器设计第38-40页
       ·控制器附加模块设计第40页
     ·LVDS接口控制器第40-42页
     ·CPCI接口第42页
   ·本章小结第42-43页
第5章 验证系统的硬件与数字逻辑设计第43-52页
   ·系统硬件总体结构第43页
   ·硬件电路模块设计第43-46页
     ·电源模块第43-44页
     ·SRAM模块第44页
     ·网口模块第44-46页
   ·数字逻辑设计第46-51页
     ·NIOSⅡ软核逻辑设计第46-48页
     ·定制的JTAG逻辑设计第48-51页
   ·本章小结第51-52页
第6章 验证系统的通信协议与软件设计第52-56页
   ·NIOS Ⅱ中任务设计及功能第52页
   ·NIOS Ⅱ与PC的通信协议设计第52-55页
     ·通信协议设计第52-53页
     ·通信信息包设计第53-55页
     ·通信数据帧设计第55页
   ·本章小结第55-56页
第7章 结论与展望第56-57页
参考文献第57-60页
攻读硕士学位期间论文发表情况第60页

论文共60页,点击 下载论文
上一篇:基于可制造性设计研究及测试芯片设计
下一篇:MPEG-4 AAC音频解码器原型芯片设计