基于JTAG和FPGA的嵌入式SOC验证系统研究与设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-8页 |
| 致谢 | 第8-9页 |
| 目录 | 第9-12页 |
| 第1章 导论 | 第12-16页 |
| ·概述 | 第12-14页 |
| ·论文研究的背景、目的 | 第12-13页 |
| ·国内外研究状况分析 | 第13-14页 |
| ·论文研究内容、拟解决的关键问题及创新之处 | 第14-16页 |
| ·论文研究内容 | 第14-15页 |
| ·论文拟解决的关键问题 | 第15页 |
| ·论文创新之处 | 第15-16页 |
| 第2章 可编程逻辑器件FPGA | 第16-25页 |
| ·可编程逻辑器件FPGA概述 | 第16-19页 |
| ·可编程逻辑器件FPGA开发 | 第19-22页 |
| ·FPGA开发流程 | 第19-20页 |
| ·可编程逻辑器件FPGA配置 | 第20-21页 |
| ·Signal TapⅡ | 第21-22页 |
| ·嵌入式软核NIOSⅡ处理器 | 第22-24页 |
| ·本章小结 | 第24-25页 |
| 第3章 集成电路验证技术研究 | 第25-31页 |
| ·验证的范围与流程 | 第25-27页 |
| ·集成电路的软件仿真 | 第27页 |
| ·集成电路的形式验证 | 第27-29页 |
| ·形式验证的方法 | 第28-29页 |
| ·形式验证优缺点 | 第29页 |
| ·基于FPAG的功能验证 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第4章 雷达信号处理专用芯片设计 | 第31-43页 |
| ·雷达信号处理专用DSP简介 | 第31页 |
| ·雷达信号处理专用DSP设计 | 第31-33页 |
| ·雷达信号处理专用DSP应用 | 第33-34页 |
| ·控制字设置 | 第34页 |
| ·系数写入 | 第34页 |
| ·运算数据输入 | 第34页 |
| ·运算结果输出 | 第34页 |
| ·雷达信号处理专用芯片设计 | 第34-42页 |
| ·SOC简介 | 第35-37页 |
| ·DDR2 SDRAM控制器设计 | 第37-40页 |
| ·DDR2 SDRAM特征 | 第38页 |
| ·DDR2 SDRAM控制器设计 | 第38-40页 |
| ·控制器附加模块设计 | 第40页 |
| ·LVDS接口控制器 | 第40-42页 |
| ·CPCI接口 | 第42页 |
| ·本章小结 | 第42-43页 |
| 第5章 验证系统的硬件与数字逻辑设计 | 第43-52页 |
| ·系统硬件总体结构 | 第43页 |
| ·硬件电路模块设计 | 第43-46页 |
| ·电源模块 | 第43-44页 |
| ·SRAM模块 | 第44页 |
| ·网口模块 | 第44-46页 |
| ·数字逻辑设计 | 第46-51页 |
| ·NIOSⅡ软核逻辑设计 | 第46-48页 |
| ·定制的JTAG逻辑设计 | 第48-51页 |
| ·本章小结 | 第51-52页 |
| 第6章 验证系统的通信协议与软件设计 | 第52-56页 |
| ·NIOS Ⅱ中任务设计及功能 | 第52页 |
| ·NIOS Ⅱ与PC的通信协议设计 | 第52-55页 |
| ·通信协议设计 | 第52-53页 |
| ·通信信息包设计 | 第53-55页 |
| ·通信数据帧设计 | 第55页 |
| ·本章小结 | 第55-56页 |
| 第7章 结论与展望 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 攻读硕士学位期间论文发表情况 | 第60页 |