1553网络环境下高速通讯接口的研究与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·研究意义 | 第7页 |
·国内外发展现状 | 第7-8页 |
·研究内容及章节安排 | 第8-9页 |
第二章 高速调制技术及信道环境分析 | 第9-15页 |
·系统可行性分析 | 第9-11页 |
·频谱兼容性分析 | 第9-10页 |
·选择OFDM 调制的理由 | 第10-11页 |
·设计目标及整体方案 | 第11-13页 |
·宽带OFDM 接口信道模型 | 第13-14页 |
·本章小结 | 第14-15页 |
第三章 基带设计及FPGA 实现 | 第15-39页 |
·OFDM 信号模型及频谱特性 | 第15-17页 |
·宽带OFDM 接口基带设计模型 | 第17-20页 |
·OFDM 信号帧结构及生成 | 第17-18页 |
·系统参数选择及性能分析 | 第18-19页 |
·主要指标分析 | 第19-20页 |
·OFDM 基带关键技术的FPGA 实现 | 第20-33页 |
·宽带OFDM 接口基带模型 | 第20-21页 |
·信道编解码设计 | 第21-23页 |
·(解)交织设计 | 第23-26页 |
·(解)QAM 映射调制设计 | 第26-28页 |
·前导序列插入设计 | 第28-29页 |
·OFDM 过采样设计 | 第29-31页 |
·快速傅立叶变换设计 | 第31-32页 |
·保护间隔和循环前缀设计 | 第32-33页 |
·基于FPGA 的宽带OFDM 接口实现 | 第33-38页 |
·FPGA 设计方法及软件开发环境 | 第33-34页 |
·宽带OFDM 接口基带设计思想 | 第34-35页 |
·OFDM 处理模块接口的设计 | 第35页 |
·数据流模式与宽带高速缓存 | 第35-36页 |
·多速率多时钟信号的设计 | 第36-38页 |
·本章小结 | 第38-39页 |
第四章 符号定时同步及FPGA 实现 | 第39-47页 |
·定时同步关键模块的FPGA 实现 | 第39-43页 |
·符号定时同步偏差的影响 | 第39-40页 |
·符号定时估计的算法选择 | 第40-42页 |
·Park 符号定时估计的FPGA 实现 | 第42-43页 |
·中频同步总体设计 | 第43-45页 |
·系统总体结果分析 | 第45-46页 |
·本章小结 | 第46-47页 |
第五章 系统硬件软件设计 | 第47-53页 |
·系统硬件开发环境 | 第47-49页 |
·FPGA 设计经验及难点 | 第49-52页 |
·VerilogHDL 程序优化设计 | 第49-50页 |
·串并转换及流水线设计 | 第50-51页 |
·数据接口的同步方法 | 第51-52页 |
·本章小结 | 第52-53页 |
第六章 结束语 | 第53-55页 |
致谢 | 第55-57页 |
参考文献 | 第57-60页 |
硕士期间的研究成果 | 第60-61页 |