| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-15页 |
| ·课题研究背景 | 第12-13页 |
| ·课题主要研究内容 | 第13-14页 |
| ·本文的结构 | 第14-15页 |
| 第二章 X微处理器设计方法及流程 | 第15-22页 |
| ·ASIC设计方法 | 第15-17页 |
| ·ASIC设计方法分类 | 第15-16页 |
| ·ASIC设计开发流程 | 第16-17页 |
| ·标准单元的设计特点 | 第17-19页 |
| ·全定制单元的设计特点 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 X微处理器半定制部分的设计研究 | 第22-38页 |
| ·设计标准单元库的重要性 | 第22-23页 |
| ·标准单元设计技术 | 第23-28页 |
| ·标准单元库设计使用的EDA工具 | 第28-29页 |
| ·标准单元库的设计流程 | 第29-31页 |
| ·高性能时序单元设计 | 第31-37页 |
| ·C~2 MOS触发器 | 第31-32页 |
| ·真单相触发器 | 第32-34页 |
| ·脉冲触发器 | 第34-35页 |
| ·数据流触发器 | 第35-36页 |
| ·四集成脉冲触发器 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 X微处理器全定制部分的设计研究 | 第38-54页 |
| ·设计寄存器文件的重要性 | 第38页 |
| ·寄存器文件设计技术 | 第38-42页 |
| ·多端口寄存器文件设计 | 第42-50页 |
| ·读写译码模块设计 | 第43-47页 |
| ·存储阵列模块设计 | 第47-48页 |
| ·数据读出模块设计 | 第48-50页 |
| ·版图实现结果 | 第50-53页 |
| ·模拟试验结果 | 第53页 |
| ·本章小结 | 第53-54页 |
| 第五章 X微处理器半定制部分与全定制部分的系统集成 | 第54-72页 |
| ·EDA工具和物理设计方式选取 | 第54-55页 |
| ·布局规划 | 第55-60页 |
| ·布局规划原理及方法 | 第56-59页 |
| ·X处理器设计布局规划 | 第59-60页 |
| ·电源规划 | 第60-63页 |
| ·电源网格分析原理及方法 | 第60-62页 |
| ·X处理器设计电源规划 | 第62-63页 |
| ·时钟树实现 | 第63-67页 |
| ·常见时钟网络设计方法 | 第64-66页 |
| ·X处理器设计中时钟树实现 | 第66-67页 |
| ·布线 | 第67-71页 |
| ·全局布线与详细布线 | 第68-71页 |
| ·X处理器设计中布线实现 | 第71页 |
| ·本章小节 | 第71-72页 |
| 第六章 总结与展望 | 第72-74页 |
| ·全文工作总结 | 第72-73页 |
| ·工作展望 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-79页 |
| 作者在学期间参与的科研项目 | 第79页 |