深亚微米GHz级CAM全定制设计
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-16页 |
| ·课题背景及意义 | 第11-13页 |
| ·国内外微处理器CAM 相关研究 | 第13页 |
| ·课题研究内容与成果 | 第13-14页 |
| ·本文结构 | 第14-16页 |
| 第二章 CAM 研究及总体设计 | 第16-26页 |
| ·CAM 位单元研究 | 第16-18页 |
| ·十管或非单元 | 第16-17页 |
| ·九管或非单元 | 第17页 |
| ·十一管或非单元 | 第17页 |
| ·十一管或非单元加反相器 | 第17-18页 |
| ·CAM 或非匹配线结构研究 | 第18-21页 |
| ·传统或非匹配线结构 | 第18-19页 |
| ·分级或非匹配线结构 | 第19页 |
| ·全局匹配线加速技术 | 第19页 |
| ·反相器控制分级匹配线结构 | 第19-20页 |
| ·双匹配线结构 | 第20页 |
| ·匹配线结构横向对比模拟 | 第20-21页 |
| ·CAM 总体设计 | 第21-23页 |
| ·CAM 工作时序 | 第21-22页 |
| ·CAM 总体结构 | 第22-23页 |
| ·全定制设计方法 | 第23-25页 |
| ·全定制设计流程 | 第23-25页 |
| ·全定制设计工具 | 第25页 |
| ·本章小结 | 第25-26页 |
| 第三章 CAM 电路设计与验证 | 第26-42页 |
| ·CAM 匹配线结构设计 | 第26-27页 |
| ·低42 位匹配操作 | 第27页 |
| ·高24 位匹配操作 | 第27页 |
| ·CAM 单元电路设计 | 第27-28页 |
| ·低42 位单元设计 | 第28页 |
| ·高24 位单元设计 | 第28页 |
| ·CAM 驱动电路 | 第28-30页 |
| ·译码器电路设计 | 第30-36页 |
| ·译码地址驱动 | 第31-33页 |
| ·译码时钟信号 | 第33-34页 |
| ·译码电路 | 第34-36页 |
| ·读写电路设计 | 第36-39页 |
| ·读写预充电电路设计 | 第36-37页 |
| ·读电路及敏感放大器电路设计 | 第37-38页 |
| ·写电路设计 | 第38-39页 |
| ·预充电控制信号电路设计 | 第39-41页 |
| ·CAM 电路模拟结果 | 第41页 |
| ·本章小结 | 第41-42页 |
| 第四章 CAM 版图设计与验证 | 第42-55页 |
| ·引言及版图规划 | 第42-45页 |
| ·版图规划 | 第44-45页 |
| ·CAM 阵列版图设计与验证 | 第45-49页 |
| ·单元版图 | 第45-46页 |
| ·字线条模块版图 | 第46-48页 |
| ·CAM 阵列版图 | 第48页 |
| ·CAM 阵列验证 | 第48-49页 |
| ·CAM 阵列版图模拟 | 第49页 |
| ·CAM 驱动版图 | 第49-50页 |
| ·译码器版图 | 第50-51页 |
| ·译码地址驱动版图 | 第50页 |
| ·译码电路单元版图 | 第50页 |
| ·译码器版图 | 第50-51页 |
| ·读写电路版图 | 第51-53页 |
| ·读写预充电电路单元版图 | 第51-52页 |
| ·读电路一位版图 | 第52页 |
| ·写电路一位版图 | 第52页 |
| ·差分电压敏感放大器版图 | 第52-53页 |
| ·预充电控制信号版图 | 第53页 |
| ·CAM 版图模拟结果 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 结束语与工作展望 | 第55-57页 |
| ·课题工作总结 | 第55页 |
| ·电路设计 | 第55页 |
| ·版图设计 | 第55页 |
| ·工作展望 | 第55-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-60页 |
| 作者在学期间取得的学术成果 | 第60页 |