高速公路视频监控系统及OSD的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 1 绪论 | 第9-16页 |
| ·选题背景 | 第9-10页 |
| ·国内外研究现状 | 第10-13页 |
| ·视频监控系统的发展方向 | 第10-12页 |
| ·OSD显示技术的发展及应用 | 第12-13页 |
| ·课题研究的目的和意义 | 第13-14页 |
| ·研究内容及章节安排 | 第14-16页 |
| 2 视频监控系统总体设计 | 第16-25页 |
| ·视频监控系统总体结构 | 第16-17页 |
| ·视频监控系统的硬件组成 | 第17-24页 |
| ·视频编解码盘硬件设计 | 第19-21页 |
| ·音频/数据混合盘硬件设计 | 第21-23页 |
| ·单盘控制器硬件设计 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 3 视频编解码盘逻辑方案设计 | 第25-47页 |
| ·编码盘逻辑设计 | 第25-26页 |
| ·解码盘逻辑设计 | 第26-27页 |
| ·OSD逻辑设计 | 第27-36页 |
| ·OSD模块实现原理 | 第27-30页 |
| ·FPGA中OSD实现方案 | 第30-33页 |
| ·日期和时间更新的逻辑设计 | 第33-34页 |
| ·存在问题及解决方案 | 第34-36页 |
| ·以太网帧结构 | 第36-37页 |
| ·主要功能模块逻辑设计 | 第37-44页 |
| ·时钟管理模块 | 第37页 |
| ·复位模块 | 第37-38页 |
| ·A/D转换模块 | 第38-39页 |
| ·SRAM的调度 | 第39-41页 |
| ·GMⅡ接口处理 | 第41页 |
| ·ⅡC接口逻辑 | 第41-44页 |
| ·视频帧检测序列的FPGA设计 | 第44-46页 |
| ·CRC(循环冗余)校验 | 第44-45页 |
| ·帧检测的FPGA设计 | 第45-46页 |
| ·测试结果分析 | 第46页 |
| ·本章小结 | 第46-47页 |
| 4 音频/数据混合盘逻辑设计 | 第47-54页 |
| ·音频/数据混合盘逻辑划分 | 第47-48页 |
| ·音频/数据以太网帧格式 | 第48-49页 |
| ·发送端逻辑设计 | 第49-51页 |
| ·接收端逻辑设计 | 第51-52页 |
| ·调试结果说明 | 第52-53页 |
| ·本章小结 | 第53-54页 |
| 5 总结与展望 | 第54-56页 |
| ·全文总结 | 第54-55页 |
| ·未来展望 | 第55-56页 |
| 致谢 | 第56-57页 |
| 攻读硕士期间发表的学术论文 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 附录 | 第61-62页 |