首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

CDMA片上网络优化设计及脆弱性研究

摘要第5-6页
abstract第6-7页
第一章 绪论第13-17页
    1.1 研究背景与意义第13页
    1.2 国内外研究现状第13-15页
    1.3 本文的研究内容与结构安排第15-17页
第二章 片上网络关键技术第17-27页
    2.1 片上网络概况第17-18页
    2.2 片上网络关键技术第18-25页
        2.2.1 拓扑结构第18-19页
        2.2.2 路由算法第19-21页
        2.2.3 流控策略第21-24页
        2.2.4 仲裁算法第24-25页
    2.3 NoC性能指标第25-26页
    2.4 本章小结第26-27页
第三章 CDMA片上网络优化设计第27-59页
    3.1 CDMA片上网络技术背景介绍第27-28页
    3.2 基于CDMA的片上网络CODEC设计第28-42页
        3.2.1 CDMA片上网络与路由节点第28-29页
        3.2.2 码字分配策略第29-30页
        3.2.3 编解码方式第30-35页
        3.2.4 新型并行独热码CODEC设计第35-40页
        3.2.5 三种方案的逻辑比较第40-42页
    3.3 CDMANoC仿真设计第42-47页
        3.3.1 虚通道与开关分配器设计第42-43页
        3.3.2 流控模块设计第43-44页
        3.3.3 路由计算模块设计第44页
        3.3.4 输入缓冲设计第44-46页
        3.3.5 数据包收发器设计第46-47页
    3.4 NoC性能评估与分析第47-58页
        3.4.1 CODEC功耗与面积评估第47-49页
        3.4.2 片上网络性能评估第49-58页
    3.5 本章小结第58-59页
第四章 片上网络木马设计第59-75页
    4.1 片上网络脆弱性研究意义第59-60页
    4.2 NoC硬件木马分类第60-64页
        4.2.1 按插入阶段分类第60-61页
        4.2.2 按抽象层次分类第61-62页
        4.2.3 按照激活机制分类第62-63页
        4.2.4 按效果分类第63页
        4.2.5 按位置分类第63-64页
    4.3 NoC木马设计第64-71页
        4.3.1 活锁第66-67页
        4.3.2 死锁第67-69页
        4.3.3 丢失路径第69-70页
        4.3.4 重播第70-71页
    4.4 NoC木马性能评估第71-74页
        4.4.1 硬件实现开销第71-72页
        4.4.2 木马激活前后NoC性能比较第72-74页
    4.5 本章小结第74-75页
第五章 总结与展望第75-77页
    5.1 总结第75页
    5.2 展望第75-77页
致谢第77-78页
参考文献第78-83页
个人简历及攻读硕士学位期间成果第83页

论文共83页,点击 下载论文
上一篇:射频功放数字预失真技术的软核方案设计与实现
下一篇:集成电路芯片硬件缺陷分类算法研究