摘要 | 第5-7页 |
ABSTRACT | 第7-9页 |
符号对照表 | 第15-16页 |
缩略语对照表 | 第16-21页 |
第一章 绪论 | 第21-39页 |
1.1 研究背景 | 第21-24页 |
1.1.1 时间间隔测量在核医学成像中的应用 | 第22-23页 |
1.1.2 时间间隔测量在生物微环境测量中的应用 | 第23-24页 |
1.1.3 时间间隔测量在集成电路中的应用 | 第24页 |
1.2 时间间隔测量的主要技术参数及方法 | 第24-29页 |
1.2.1 时间间隔测量的主要技术参数 | 第24-26页 |
1.2.2 时间间隔测量方法 | 第26-29页 |
1.3 国内外研究现状 | 第29-36页 |
1.3.1 ASIC-TDC的研究现状 | 第29-31页 |
1.3.2 FPGA-TDC的研究现状 | 第31-36页 |
1.4 研究意义及研究内容 | 第36-39页 |
1.4.1 论文各部分研究内容 | 第36-37页 |
1.4.2 研究意义及论文主要贡献 | 第37-39页 |
第二章 基于游标延迟链的时间间隔测量方法研究 | 第39-49页 |
2.1 基于布线资源构造游标延迟链TDC的原理 | 第39-42页 |
2.2 FIRRT的实现方法 | 第42-46页 |
2.3 FIRRT在Virtex-5FPGA中的实现 | 第46-47页 |
2.4 本章小结 | 第47-49页 |
第三章 基于LSPM的时间间隔测量方法研究 | 第49-75页 |
3.1 大规模并行多相测量方法——LSPM | 第49-53页 |
3.1.1 多相测量法 | 第49-51页 |
3.1.2 并行延迟结构 | 第51-52页 |
3.1.3 大规模并行多相测量 | 第52-53页 |
3.2 大规模并行多相测量的FPGA实现研究 | 第53-71页 |
3.2.1 大规模多相信号的产生 | 第54-56页 |
3.2.2 大规模并行计数模块的设计 | 第56-58页 |
3.2.3 测量结构 | 第58-60页 |
3.2.4 时间闸门信号的输入位置 | 第60-62页 |
3.2.5 参考时钟信号的产生 | 第62-70页 |
3.2.6 全局时钟网络 | 第70-71页 |
3.3 LSPM-TDC在Virtex-5FPGA中的实现 | 第71-74页 |
3.4 本章小结 | 第74-75页 |
第四章 时间间隔产生方法研究 | 第75-89页 |
4.1 基于游标延迟链的时间间隔产生方法 | 第75-83页 |
4.1.1 基于游标延迟链的DTC原理 | 第75-78页 |
4.1.2 基于游标延迟链的DTC实现及性能 | 第78-83页 |
4.2 基于量化相移分辨率的时间间隔产生方法 | 第83-88页 |
4.2.1 基于量化相移分辨率的DTC原理 | 第83-86页 |
4.2.2 量化相移分辨率DTC的实现及性能 | 第86-88页 |
4.3 本章小结 | 第88-89页 |
第五章 时间间隔测量系统的性能测试与验证 | 第89-105页 |
5.1 测试平台 | 第89-90页 |
5.2 各个技术参数的测试 | 第90-99页 |
5.2.1 分辨率测试 | 第90页 |
5.2.2 测量误差的测试 | 第90-93页 |
5.2.3 非线性误差 | 第93-96页 |
5.2.4 测量稳定度 | 第96-98页 |
5.2.5 测量范围 | 第98页 |
5.2.6 死区时间 | 第98-99页 |
5.3 温度、电压稳定性测试 | 第99-103页 |
5.4 本章小结 | 第103-105页 |
第六章 不同制程工艺对TDC性能的影响研究 | 第105-121页 |
6.1 FIRRT在不同FPGA芯片上的实现 | 第105-106页 |
6.2 LSPM-TDC在不同FPGA芯片上的实现 | 第106-117页 |
6.2.1 Virtex-6LSPM-TDC | 第106-111页 |
6.2.2 Kintex-7LSPM-TDC | 第111-114页 |
6.2.3 KintexUltrascaleLSPM-TDC | 第114-117页 |
6.3 本章小结 | 第117-121页 |
第七章 总结与展望 | 第121-123页 |
7.1 研究工作总结 | 第121-122页 |
7.2 论文主要创新点 | 第122页 |
7.3 工作展望 | 第122-123页 |
参考文献 | 第123-133页 |
致谢 | 第133-135页 |
作者简介 | 第135-137页 |