高性能多对象IP核设计研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景 | 第7页 |
| ·研究目的 | 第7页 |
| ·本文主要工作 | 第7-11页 |
| 第二章 高性能多对象IP核设计基础 | 第11-25页 |
| ·MIPS | 第11-18页 |
| ·MIPS 32 | 第11-14页 |
| ·MIPS 16 | 第14-16页 |
| ·miniMIPS | 第16-18页 |
| ·IP核 | 第18-20页 |
| ·IP核的介绍 | 第18页 |
| ·IP核的开发流程 | 第18-19页 |
| ·IP核的再利用 | 第19-20页 |
| ·硬件描述语言 | 第20-22页 |
| ·Verilog HDL | 第21页 |
| ·VHDL | 第21-22页 |
| ·FPGA | 第22-23页 |
| ·本章小结 | 第23-25页 |
| 第三章 高性能多对象IP核设计 | 第25-51页 |
| ·指令集设计 | 第25-31页 |
| ·寄存器文件设计 | 第31-35页 |
| ·握手协议设计 | 第35-48页 |
| ·WIPER | 第36-44页 |
| ·包文件的握手协议设计 | 第44-45页 |
| ·指令译码的握手协议设计 | 第45-46页 |
| ·寄存器文件的握手协议设计 | 第46-48页 |
| ·本章小结 | 第48-51页 |
| 第四章 实验验证 | 第51-59页 |
| ·实验方案 | 第51页 |
| ·结果分析 | 第51-57页 |
| ·本章小结 | 第57-59页 |
| 第五章 结论 | 第59-61页 |
| 致谢 | 第61-63页 |
| 参考文献 | 第63-66页 |