嵌入式系统中FPGA编程方案研究与设计实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·嵌入式系统与FPGA | 第7-8页 |
| ·FPGA 硬件特点 | 第8页 |
| ·FPGA 配置方式 | 第8-9页 |
| ·边界扫描技术的产生与发展 | 第9-11页 |
| ·国内外FPGA 研发现状 | 第11-12页 |
| ·本文主要内容及结构 | 第12-13页 |
| 第二章 IEEE_1149.1 标准原理及结构 | 第13-35页 |
| ·基本原理 | 第13-15页 |
| ·测试访问端口 | 第15页 |
| ·TAP 控制器 | 第15-19页 |
| ·指令寄存器 | 第19-21页 |
| ·指令系统 | 第21-32页 |
| ·公共指令 | 第22页 |
| ·专用指令 | 第22-23页 |
| ·BYPASS 指令 | 第23页 |
| ·SAMPLE 指令 | 第23-24页 |
| ·PRELOAD 指令 | 第24-25页 |
| ·EXTEST 指令 | 第25-27页 |
| ·INTEST 指令 | 第27-28页 |
| ·RUNBIST 指令 | 第28-29页 |
| ·CLAMP 指令 | 第29-30页 |
| ·IDCODE 指令 | 第30-31页 |
| ·USECODE 指令 | 第31页 |
| ·HIGHZ 指令 | 第31-32页 |
| ·数据寄存器 | 第32-34页 |
| ·旁路寄存器 | 第32页 |
| ·边界扫描寄存器 | 第32-34页 |
| ·器件标识寄存器 | 第34页 |
| ·本章小结 | 第34-35页 |
| 第三章 IEEE_1532 标准原理及结构 | 第35-57页 |
| ·标准概述 | 第35页 |
| ·系统模式状态 | 第35-40页 |
| ·系统模式状态定义 | 第36-37页 |
| ·系统模式状态转换 | 第37-38页 |
| ·系统模式状态转换时序 | 第38-40页 |
| ·ISC 系统结构 | 第40-43页 |
| ·系统输入/输出pin 脚 | 第40-41页 |
| ·状态指示码 | 第41页 |
| ·操作成功指示码 | 第41-42页 |
| ·保护机制 | 第42页 |
| ·存储阵列访问方式 | 第42-43页 |
| ·指令系统 | 第43-50页 |
| ·ISC_ENABLE 指令 | 第44-45页 |
| ·ISC_DISABLE 指令 | 第45-46页 |
| ·ISC_PROGRAM 指令 | 第46页 |
| ·ISC_NOOP 指令 | 第46-47页 |
| ·可选指令 | 第47-49页 |
| ·自定义指令 | 第49页 |
| ·JTAG 主级器件 | 第49-50页 |
| ·数据寄存器 | 第50-52页 |
| ·编程操作流程 | 第52-55页 |
| ·本章小结 | 第55-57页 |
| 第四章 JTAG 操作描述语言 | 第57-69页 |
| ·SVF 文件 | 第57-63页 |
| ·命令介绍 | 第57-60页 |
| ·描述JTAG 操作 | 第60-63页 |
| ·RSVF 文件 | 第63-67页 |
| ·命令介绍 | 第63-66页 |
| ·描述JTAG 操作 | 第66-67页 |
| ·本章小结 | 第67-69页 |
| 第五章 模型研究 | 第69-89页 |
| ·开发平台 | 第69-70页 |
| ·JTAG 主级器件模型 | 第70-79页 |
| ·逻辑结构的设计实现 | 第70-71页 |
| ·端口说明 | 第71-72页 |
| ·指令的具体操作 | 第72-79页 |
| ·JTAG 逻辑模型 | 第79-85页 |
| ·逻辑结构设计要点 | 第79-80页 |
| ·模块的实现 | 第80-85页 |
| ·ISC 逻辑模型 | 第85-87页 |
| ·逻辑结构设计要点 | 第85页 |
| ·模块实现 | 第85-87页 |
| ·本章小结 | 第87-89页 |
| 第六章 仿真验证 | 第89-103页 |
| ·测试平台 | 第89-90页 |
| ·仿真波形分析 | 第90-101页 |
| ·基于FPGA 的验证 | 第101-102页 |
| ·本章小结 | 第102-103页 |
| 结论 | 第103-105页 |
| 致谢 | 第105-107页 |
| 参考文献 | 第107-109页 |