首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

嵌入式系统中FPGA编程方案研究与设计实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·嵌入式系统与FPGA第7-8页
   ·FPGA 硬件特点第8页
   ·FPGA 配置方式第8-9页
   ·边界扫描技术的产生与发展第9-11页
   ·国内外FPGA 研发现状第11-12页
   ·本文主要内容及结构第12-13页
第二章 IEEE_1149.1 标准原理及结构第13-35页
   ·基本原理第13-15页
   ·测试访问端口第15页
   ·TAP 控制器第15-19页
   ·指令寄存器第19-21页
   ·指令系统第21-32页
     ·公共指令第22页
     ·专用指令第22-23页
     ·BYPASS 指令第23页
     ·SAMPLE 指令第23-24页
     ·PRELOAD 指令第24-25页
     ·EXTEST 指令第25-27页
     ·INTEST 指令第27-28页
     ·RUNBIST 指令第28-29页
     ·CLAMP 指令第29-30页
     ·IDCODE 指令第30-31页
     ·USECODE 指令第31页
     ·HIGHZ 指令第31-32页
   ·数据寄存器第32-34页
     ·旁路寄存器第32页
     ·边界扫描寄存器第32-34页
     ·器件标识寄存器第34页
   ·本章小结第34-35页
第三章 IEEE_1532 标准原理及结构第35-57页
   ·标准概述第35页
   ·系统模式状态第35-40页
     ·系统模式状态定义第36-37页
     ·系统模式状态转换第37-38页
     ·系统模式状态转换时序第38-40页
   ·ISC 系统结构第40-43页
     ·系统输入/输出pin 脚第40-41页
     ·状态指示码第41页
     ·操作成功指示码第41-42页
     ·保护机制第42页
     ·存储阵列访问方式第42-43页
   ·指令系统第43-50页
     ·ISC_ENABLE 指令第44-45页
     ·ISC_DISABLE 指令第45-46页
     ·ISC_PROGRAM 指令第46页
     ·ISC_NOOP 指令第46-47页
     ·可选指令第47-49页
     ·自定义指令第49页
     ·JTAG 主级器件第49-50页
   ·数据寄存器第50-52页
   ·编程操作流程第52-55页
   ·本章小结第55-57页
第四章 JTAG 操作描述语言第57-69页
   ·SVF 文件第57-63页
     ·命令介绍第57-60页
     ·描述JTAG 操作第60-63页
   ·RSVF 文件第63-67页
     ·命令介绍第63-66页
     ·描述JTAG 操作第66-67页
   ·本章小结第67-69页
第五章 模型研究第69-89页
   ·开发平台第69-70页
   ·JTAG 主级器件模型第70-79页
     ·逻辑结构的设计实现第70-71页
     ·端口说明第71-72页
     ·指令的具体操作第72-79页
   ·JTAG 逻辑模型第79-85页
     ·逻辑结构设计要点第79-80页
     ·模块的实现第80-85页
   ·ISC 逻辑模型第85-87页
     ·逻辑结构设计要点第85页
     ·模块实现第85-87页
   ·本章小结第87-89页
第六章 仿真验证第89-103页
   ·测试平台第89-90页
   ·仿真波形分析第90-101页
   ·基于FPGA 的验证第101-102页
   ·本章小结第102-103页
结论第103-105页
致谢第105-107页
参考文献第107-109页

论文共109页,点击 下载论文
上一篇:高性能多对象IP核设计研究
下一篇:10位1GSample/s DAC核心模块电路的研究与设计