多波束测深声纳接收与采集系统设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-15页 |
1.1 研究背景及意义 | 第9-10页 |
1.2 多波束测深声纳的发展史及现状 | 第10-12页 |
1.3 多波束测深声纳系统概述 | 第12-13页 |
1.3.1 多波束测深声纳系统工作原理 | 第12页 |
1.3.2 多波束测深声纳系统组成 | 第12-13页 |
1.3.3 接收与采集系统设计要求 | 第13页 |
1.4 论文主要研究内容 | 第13-15页 |
第2章 多波束测深声纳接收系统设计 | 第15-36页 |
2.1 多波束测深声纳接收机系统设计方案 | 第15-16页 |
2.1.1 接收机设计指标 | 第15页 |
2.1.2 接收机电路结构 | 第15-16页 |
2.2 接收机低噪声设计 | 第16-21页 |
2.2.1 噪声源分类 | 第16-17页 |
2.2.2 电子元器件噪声特性 | 第17-19页 |
2.2.3 接收机电路低噪声设计 | 第19-21页 |
2.3 接收系统电源滤波设计 | 第21-22页 |
2.4 接收机可控增益放大电路设计 | 第22-25页 |
2.4.1 可控增益放大器芯片挑选 | 第22页 |
2.4.2 AD8336芯片简介 | 第22-24页 |
2.4.3 可控增益电路结构设计 | 第24-25页 |
2.5 接收机带通滤波器设计 | 第25-33页 |
2.5.1 模拟滤波器概述 | 第25-27页 |
2.5.2 带通滤波电路的选择 | 第27-29页 |
2.5.3 带通滤波电路结构设计 | 第29-33页 |
2.6 接收机固定增益放大电路设计 | 第33-34页 |
2.7 接收机多通道一致性考虑 | 第34-35页 |
2.8 本章小结 | 第35-36页 |
第3章 采集系统硬件电路设计 | 第36-47页 |
3.1 采集系统方案设计 | 第36页 |
3.2 FPGA模块 | 第36-42页 |
3.2.1 FPGA简介 | 第36-38页 |
3.2.2 FPGA最小系统硬件 | 第38-42页 |
3.3 A/D模数转换电路设计 | 第42-44页 |
3.3.1 AD7657芯片简介 | 第42-43页 |
3.3.2 A/D电路结构设计 | 第43-44页 |
3.4 D/A数模转换电路设计 | 第44-45页 |
3.4.1 MAX5442简介 | 第44-45页 |
3.4.2 D/A电路结构设计 | 第45页 |
3.5 本章小结 | 第45-47页 |
第4章 信号预处理逻辑的编写 | 第47-55页 |
4.1 带通采样 | 第47-49页 |
4.2 正交变换 | 第49-52页 |
4.3 低通滤波及降采样 | 第52-54页 |
4.4 本章小结 | 第54-55页 |
第5章 系统调试与验证 | 第55-58页 |
5.1 接收系统调试 | 第55-57页 |
5.2 采集系统调试 | 第57页 |
5.3 本章小节 | 第57-58页 |
结论 | 第58-59页 |
参考文献 | 第59-62页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第62-63页 |
致谢 | 第63-64页 |
附录 | 第64-66页 |