超音速弹丸激波采集及轨迹解算硬件平台的实现
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第9-15页 |
1.1 研究的背景和意义 | 第9页 |
1.2 超音速激波信号研究概况 | 第9-11页 |
1.3 数据采集存储技术的发展概况 | 第11-12页 |
1.3.1 数据采集技术发展概况 | 第11页 |
1.3.2 数据存储介质发展概况 | 第11-12页 |
1.4 论文的研究目标和主要工作 | 第12-15页 |
1.4.1 论文的研究目标 | 第12-13页 |
1.4.2 论文的主要工作 | 第13-15页 |
第2章 硬件平台电路设计 | 第15-33页 |
2.1 硬件平台电路总体方案设计 | 第15-16页 |
2.2 硬件平台核心板选型 | 第16-18页 |
2.3 硬件平台底板电路设计 | 第18-19页 |
2.4 硬件平台数据采集模块电路设计 | 第19-25页 |
2.4.1 ADC芯片选型 | 第20页 |
2.4.2 ADC芯片工作原理 | 第20-22页 |
2.4.3 数据转换传输设计 | 第22-25页 |
2.5 硬件平台数据存取模块电路设计 | 第25-28页 |
2.5.1 硬件平台数据存储模块电路设计 | 第26-27页 |
2.5.2 硬件平台数据回收模块电路设计 | 第27-28页 |
2.6 硬件平台触摸屏模块电路设计 | 第28-29页 |
2.7 硬件平台电源模块电路设计 | 第29-31页 |
2.8 本章小结 | 第31-33页 |
第3章 硬件平台软件设计 | 第33-47页 |
3.1 硬件平台软件总体方案设计 | 第33-34页 |
3.2 硬件平台数据采集程序设计 | 第34-39页 |
3.2.1 定时服务模块程序设计 | 第35-36页 |
3.2.2 EMIFA模块程序设计 | 第36-37页 |
3.2.3 EDMA模块程序设计 | 第37-39页 |
3.3 硬件平台数据存储程序设计 | 第39-42页 |
3.3.1 硬件平台数据存储程序方案选择 | 第39-40页 |
3.3.2 硬盘文件系统的选择 | 第40-41页 |
3.3.3 ARM存储程序设计 | 第41-42页 |
3.4 硬件平台触摸屏程序设计 | 第42-45页 |
3.4.1 程序开发环境的选择 | 第43页 |
3.4.2 触摸屏界面规划 | 第43页 |
3.4.3 触摸屏界面程序设计 | 第43-45页 |
3.5 本章小结 | 第45-47页 |
第4章 硬件平台验证与测试 | 第47-59页 |
4.1 硬件平台各个模块功能验证 | 第47-53页 |
4.1.1 数据采集模块功能验证 | 第47-49页 |
4.1.2 数据存储模块功能验证 | 第49-51页 |
4.1.3 触摸屏模块功能验证 | 第51-53页 |
4.2 硬件平台性能指标测试及分析 | 第53-57页 |
4.2.1 电路整体噪声测试 | 第53-54页 |
4.2.2 通道一致性测试 | 第54-56页 |
4.2.3 通道隔离度测试 | 第56页 |
4.2.4 硬件平台功耗测试 | 第56-57页 |
4.2.5 硬件平台可靠性测试 | 第57页 |
4.3 本章小结 | 第57-59页 |
结论 | 第59-60页 |
参考文献 | 第60-64页 |
致谢 | 第64-65页 |
附录 | 第65页 |