首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

基于SystemVerilog的URAT模块功能验证

摘要第1-5页
Abstract第5-8页
1 绪论第8-11页
   ·课题背景和意义第8-9页
   ·芯片验证的发展史及现状第9页
   ·课题所作的主要工作及论文结构第9-11页
2 集成电路的功能验证方法第11-20页
   ·SystemVerilog语言第11-12页
   ·VMM验证方法第12-17页
     ·VMM验证方法学特点第14-15页
     ·VMM验证流程第15-16页
     ·VMM标准库介绍第16-17页
   ·形式化验证方法第17-20页
     ·形式化验证的一般方法第17-18页
     ·形式化验证的流程第18-20页
3 UART模块的VMM验证第20-41页
   ·UART模块介绍第20-24页
     ·UART模块的功能第20-21页
     ·UART模块的接口说明第21-24页
   ·VCS验证工具及其工作流程第24-25页
   ·UART模块的测试点分解第25-27页
   ·UART模块验证环境搭建第27-41页
     ·接口组件(Interface)第28页
     ·数据结构类(CBusTrans/UartTrans)第28-29页
     ·配置信息类(SystemConfigure/UartConfigure)第29-31页
     ·场景发生器组件(vmm_ms_scenario_gen)第31-33页
     ·寄存器抽象层组件(RAL)第33-36页
     ·记分板组件(Scoreboard)第36-37页
     ·CPU端事务处理组件(CBusDriver)第37-38页
     ·UART端事务处理组件(UartPort)第38-39页
     ·验证环境(UartEnv)第39页
     ·测试向量(TestCase)第39-41页
4 UART模块的形式化验证第41-53页
   ·O-In验证工具及其工作流程第41-42页
   ·断言第42-44页
   ·形式化验证整体框架第44-45页
   ·顶层控制文件第45页
   ·形式化假设第45-46页
   ·初始化序列第46-47页
   ·形式化检验器第47-53页
     ·寄存器控制模块检验器第47-49页
     ·发送模块检验器第49-51页
     ·接收模块检验器第51-53页
5 验证结果及分析第53-59页
   ·VMM验证结果第53-55页
     ·bug检出第53页
     ·功能覆盖率第53-54页
     ·代码覆盖率第54-55页
   ·形式化验证结果第55-57页
     ·bug检出第55-56页
     ·验证结果第56-57页
   ·结果分析第57-59页
     ·两种验证结果的比较第57页
     ·两种验证方法的结合第57-59页
结论第59-60页
参考文献第60-62页
附录A UART内部模块连接图第62-63页
攻读硕士学位期间发表学术论文情况第63-64页
致谢第64-65页

论文共65页,点击 下载论文
上一篇:基于因子图的信道均衡研究
下一篇:基于混合左右手传输线及铁电材料的可调相移器研究