摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-11页 |
·课题背景和意义 | 第8-9页 |
·芯片验证的发展史及现状 | 第9页 |
·课题所作的主要工作及论文结构 | 第9-11页 |
2 集成电路的功能验证方法 | 第11-20页 |
·SystemVerilog语言 | 第11-12页 |
·VMM验证方法 | 第12-17页 |
·VMM验证方法学特点 | 第14-15页 |
·VMM验证流程 | 第15-16页 |
·VMM标准库介绍 | 第16-17页 |
·形式化验证方法 | 第17-20页 |
·形式化验证的一般方法 | 第17-18页 |
·形式化验证的流程 | 第18-20页 |
3 UART模块的VMM验证 | 第20-41页 |
·UART模块介绍 | 第20-24页 |
·UART模块的功能 | 第20-21页 |
·UART模块的接口说明 | 第21-24页 |
·VCS验证工具及其工作流程 | 第24-25页 |
·UART模块的测试点分解 | 第25-27页 |
·UART模块验证环境搭建 | 第27-41页 |
·接口组件(Interface) | 第28页 |
·数据结构类(CBusTrans/UartTrans) | 第28-29页 |
·配置信息类(SystemConfigure/UartConfigure) | 第29-31页 |
·场景发生器组件(vmm_ms_scenario_gen) | 第31-33页 |
·寄存器抽象层组件(RAL) | 第33-36页 |
·记分板组件(Scoreboard) | 第36-37页 |
·CPU端事务处理组件(CBusDriver) | 第37-38页 |
·UART端事务处理组件(UartPort) | 第38-39页 |
·验证环境(UartEnv) | 第39页 |
·测试向量(TestCase) | 第39-41页 |
4 UART模块的形式化验证 | 第41-53页 |
·O-In验证工具及其工作流程 | 第41-42页 |
·断言 | 第42-44页 |
·形式化验证整体框架 | 第44-45页 |
·顶层控制文件 | 第45页 |
·形式化假设 | 第45-46页 |
·初始化序列 | 第46-47页 |
·形式化检验器 | 第47-53页 |
·寄存器控制模块检验器 | 第47-49页 |
·发送模块检验器 | 第49-51页 |
·接收模块检验器 | 第51-53页 |
5 验证结果及分析 | 第53-59页 |
·VMM验证结果 | 第53-55页 |
·bug检出 | 第53页 |
·功能覆盖率 | 第53-54页 |
·代码覆盖率 | 第54-55页 |
·形式化验证结果 | 第55-57页 |
·bug检出 | 第55-56页 |
·验证结果 | 第56-57页 |
·结果分析 | 第57-59页 |
·两种验证结果的比较 | 第57页 |
·两种验证方法的结合 | 第57-59页 |
结论 | 第59-60页 |
参考文献 | 第60-62页 |
附录A UART内部模块连接图 | 第62-63页 |
攻读硕士学位期间发表学术论文情况 | 第63-64页 |
致谢 | 第64-65页 |