基于SOPC的地磁信号采集系统的设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-15页 |
·课题背景 | 第10-11页 |
·国内外技术现状 | 第11-12页 |
·地磁场相关概念 | 第12-13页 |
·本文研究的主要内容及意义 | 第13-14页 |
·论文主要工作及章节安排 | 第14-15页 |
第2章 总体方案设计 | 第15-18页 |
·总体方案设计 | 第15-17页 |
·性能指标 | 第17页 |
·本章小结 | 第17-18页 |
第3章 系统硬件设计 | 第18-32页 |
·磁通门传感器 | 第18-19页 |
·前端模拟信号调理电路 | 第19-23页 |
·衰减电路 | 第19-20页 |
·有源滤波电路 | 第20-22页 |
·单端转差分电路 | 第22-23页 |
·AD转换电路模块 | 第23-25页 |
·SOPC最小系统硬件设计 | 第25-28页 |
·数字电源电路 | 第26页 |
·时钟电路 | 第26-27页 |
·配置电路 | 第27-28页 |
·SDRAM存储电路 | 第28页 |
·模拟电源电路 | 第28-29页 |
·SD卡接口电路 | 第29-30页 |
·串口电路 | 第30页 |
·PCB设计注意事项 | 第30-31页 |
·本章小结 | 第31-32页 |
第4章 基于FPGA的数字滤波器的设计 | 第32-39页 |
·数字滤波器 | 第32-33页 |
·FIR滤波器的特点 | 第33页 |
·FIR滤波器的设计 | 第33-38页 |
·窗函数法设计FIR滤波器 | 第33-35页 |
·滤波器性能指标 | 第35页 |
·使用DSP Builder设计FIR滤波器 | 第35-37页 |
·基于FPGA的FIR数字滤波器的仿真与验证 | 第37-38页 |
·本章小结 | 第38-39页 |
第5章 SOPC平台的构建 | 第39-55页 |
·NiosⅡ系统的软硬件设计流程 | 第39-40页 |
·中断 | 第40-42页 |
·中断处理过程 | 第40-41页 |
·控制系统的主程序 | 第41-42页 |
·中断服务程序 | 第42页 |
·SOPC系统设计 | 第42-51页 |
·ADC采集模块 | 第42-47页 |
·数据处理模块 | 第47-48页 |
·UART模块 | 第48-50页 |
·SD模块 | 第50-51页 |
·SOPC系统的功能模块整合 | 第51-54页 |
·本章小结 | 第54-55页 |
第6章 上位机平台与系统测试 | 第55-64页 |
·LabVIEW设计软件简介 | 第55页 |
·串口通讯显示及数据存储 | 第55-60页 |
·VISA简介 | 第55-57页 |
·LabVIEW串口通讯程序设计 | 第57-59页 |
·数据存储 | 第59-60页 |
·系统调试及实验测试 | 第60-63页 |
·硬件调试 | 第60-61页 |
·软件采集调试 | 第61-62页 |
·系统测试 | 第62-63页 |
·本章小结 | 第63-64页 |
结论 | 第64-65页 |
参考文献 | 第65-68页 |
附录 | 第68-69页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第69-70页 |
致谢 | 第70页 |