基于FPGA的多路视频合成和增强处理算法的设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·研究背景和意义 | 第10-11页 |
| ·国内外研究现状 | 第11-12页 |
| ·本文主要研究内容 | 第12-13页 |
| ·本文的结构安排 | 第13-14页 |
| 第2章 数字视频信号及FPGA技术 | 第14-27页 |
| ·数字视频信号 | 第14-18页 |
| ·数字视频信号的采集 | 第14-15页 |
| ·数字视频的格式 | 第15-16页 |
| ·IUT-R BT.656标准 | 第16-18页 |
| ·FPGA技术 | 第18-24页 |
| ·FPGA的基本结构 | 第18-20页 |
| ·FPGA的设计流程 | 第20-22页 |
| ·FPGA的设计思想和方法 | 第22-23页 |
| ·ISE集成开发环境 | 第23-24页 |
| ·基于FPGA的视频处理技术 | 第24-26页 |
| ·并行处理技术 | 第24-25页 |
| ·缓存技术 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 基于FPGA的多路视频合成设计 | 第27-50页 |
| ·多路视频合成方案的需求分析 | 第27-29页 |
| ·方案的总体需求分析 | 第27页 |
| ·视频处理芯片的选择 | 第27-28页 |
| ·视频解码芯片的选择 | 第28-29页 |
| ·设计方案的实现平台 | 第29-31页 |
| ·方案实现的硬件平台 | 第29-30页 |
| ·平台的工作流程 | 第30-31页 |
| ·FPGA的硬件实现 | 第31-45页 |
| ·FPGA整体的逻辑设计 | 第31页 |
| ·输入检测模块 | 第31-32页 |
| ·异步FIFO | 第32-33页 |
| ·超级帧检测模块 | 第33-36页 |
| ·DDR2控制器 | 第36-38页 |
| ·视频读写控制模块 | 第38-42页 |
| ·BT656编码模块 | 第42-45页 |
| ·验证与设计分析 | 第45-48页 |
| ·验证方法和实验结果 | 第45-46页 |
| ·设计分析 | 第46-48页 |
| ·本章小结 | 第48-50页 |
| 第4章 视频图像增强及FPGA实现 | 第50-64页 |
| ·视频图像滤波 | 第50-55页 |
| ·均值滤波 | 第50-51页 |
| ·高斯滤波 | 第51-52页 |
| ·中值滤波 | 第52页 |
| ·多级中值滤波 | 第52-54页 |
| ·滤波算法的对比分析 | 第54-55页 |
| ·视频图像锐化 | 第55-57页 |
| ·拉普拉斯锐化 | 第55-56页 |
| ·梯度锐化 | 第56-57页 |
| ·FPGA的硬件实现 | 第57-61页 |
| ·3×3窗口的设计 | 第58-59页 |
| ·图像边缘检测 | 第59-60页 |
| ·滤波算法的设计 | 第60页 |
| ·拉普拉斯算法的设计 | 第60-61页 |
| ·实验结果与分析 | 第61-62页 |
| ·本章小结 | 第62-64页 |
| 第5章 总结与展望 | 第64-66页 |
| ·研究工作总结 | 第64页 |
| ·展望 | 第64-66页 |
| 参考文献 | 第66-69页 |
| 致谢 | 第69-70页 |
| 攻读学位期间参加的科研项目和成果 | 第70页 |