首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

基于0.18μmCMOS工艺的高速低功耗EEPROM关键电路设计

摘要第1-5页
ABSTRACT第5-9页
1 绪论第9-16页
   ·研究背景及意义第9-11页
   ·EEPROM 的发展与研究现状第11-14页
   ·主要工作内容与论文的结构安排第14页
   ·小结第14-16页
2 EEPROM 的结构设计和存储阵列第16-23页
   ·EEPROM 的结构设计第16-19页
   ·存储阵列的构造和存储单元的工作原理第19-22页
   ·小结第22-23页
3 关键电路模块的优化设计第23-60页
   ·高压产生电路第23-45页
   ·灵敏放大器第45-50页
   ·电压切换电路第50-51页
   ·电平转换电路第51-55页
   ·I/O 切换电路第55-58页
   ·小结第58-60页
4 仿真验证与分析第60-67页
   ·读写过程分析第60-62页
   ·整体仿真与结果分析第62-65页
   ·EEPROM 的版图第65-66页
   ·小结第66-67页
5 总结第67-69页
致谢第69-71页
参考文献第71-77页
附录1 攻读学位期间发表论文目录第77页

论文共77页,点击 下载论文
上一篇:相变存储器芯片外围电路设计及寄生效应研究
下一篇:SONOS存储器保持特性模型及存储层退火工艺研究