某高速采集存储装置中的关键技术研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1 绪论 | 第10-18页 |
| ·课题的来源及性质 | 第10页 |
| ·课题的研究目的和意义 | 第10-13页 |
| ·国内外研究现状 | 第13-16页 |
| ·国外研究现状 | 第13-15页 |
| ·国内研究现状 | 第15-16页 |
| ·论文主要工作内容 | 第16-18页 |
| 2 方案分析及设计 | 第18-27页 |
| ·方案分析 | 第18-21页 |
| ·方案设计 | 第21-26页 |
| ·采编器接口设计 | 第21-25页 |
| ·记录器接口及功能设计 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 3 接口设计 | 第27-50页 |
| ·长线 422 命令传输链路的设计 | 第27-36页 |
| ·422 传输链路的可靠性分析 | 第28-32页 |
| ·RS-422 的传输匹配 | 第28-29页 |
| ·RS-422 的接地 | 第29-31页 |
| ·RS-422 总线的不确定状态 | 第31-32页 |
| ·RS-422 的瞬态保护 | 第32页 |
| ·422 命令接收接口的硬件电路设计 | 第32-34页 |
| ·422 命令采样的逻辑设计 | 第34-36页 |
| ·LVDS 高速数据传输链路的设计 | 第36-49页 |
| ·LVDS 概述及工作原理 | 第36-37页 |
| ·LVDS 传输链路的可靠性分析 | 第37-42页 |
| ·LVDS 链路中信号的传输现象 | 第37-39页 |
| ·LVDS 信号传输过程中影响因素的分析 | 第39-42页 |
| ·LVDS 高速数据传输链路硬件电路设计 | 第42-45页 |
| ·LVDS 传输逻辑设计与优化 | 第45-46页 |
| ·LVDS 高速信号的 PCB 板设计及布线技巧 | 第46-49页 |
| ·LVDS 高速信号的 PCB 板设计 | 第46-48页 |
| ·PCB 中高速差分线的布线技巧 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 4 命令接收的可靠性设计 | 第50-62页 |
| ·“握手”机制 | 第50-55页 |
| ·“握手”机制的工作原理 | 第50-52页 |
| ·“握手”机制中命令字的抗干扰设计 | 第52-55页 |
| ·命令字的帧结构设计 | 第52-54页 |
| ·命令字内容的抗干扰规划 | 第54-55页 |
| ·状态返回机制 | 第55-61页 |
| ·状态返回机制的工作原理 | 第55-56页 |
| ·状态字的设计 | 第56-59页 |
| ·采编器的状态字设计 | 第56-57页 |
| ·记录器的状态字设计 | 第57-59页 |
| ·记录器状态返回的时序设计 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 5 记录器的抗高过载冲击设计 | 第62-71页 |
| ·缓冲材料抗高过载冲击的缓冲机理 | 第62-65页 |
| ·记录器防护结构的优化 | 第65页 |
| ·ANSYS-AUTODYN 仿真验证 | 第65-70页 |
| ·本章小结 | 第70-71页 |
| 6 设备性能测试与验证 | 第71-78页 |
| ·测试平台与测试环境 | 第71-72页 |
| ·测试结果分析 | 第72-77页 |
| ·本章小结 | 第77-78页 |
| 7 总结与展望 | 第78-79页 |
| 参考文献 | 第79-83页 |
| 攻读硕士学位期间发表的论文及所取得的研究成果 | 第83-84页 |
| 致谢 | 第84页 |