首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于解析模型的纳米级互连功耗建模与仿真

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·研究背景第7-8页
   ·研究意义第8-9页
   ·国内外研究现状第9-11页
   ·本文主要工作与结构安排第11-13页
第二章 互连线和互连建模第13-25页
   ·集成电路互连的分类第13-15页
     ·根据空间位置的集成电路互连分类第13-14页
     ·根据应用对集成电路互连分类第14-15页
   ·互连线的计算模型第15-19页
     ·互连线的集总模型和分布模型第15-17页
     ·互连树结构第17-19页
   ·RLC互连树驱动点等效电路模型的构建第19-23页
     ·互连驱动点等效电路模型构建的重要性第19页
     ·互连驱动点导纳的计算第19-21页
     ·RC互连Π模型第21-22页
     ·RLC互连Π模型第22-23页
   ·本章小结第23-25页
第三章 互连功耗的组成第25-35页
   ·静态功耗第25-28页
     ·反偏二极管泄露电流功耗第26-27页
     ·门扇感应泄漏电流功耗第27页
     ·亚阈值泄漏电流功耗第27页
     ·静态功耗分析总结第27-28页
   ·动态功耗和短路功耗第28-30页
     ·动态功耗第28-29页
     ·短路功耗第29-30页
     ·总结第30页
   ·集成电路互连功耗的影响第30-32页
     ·电压降第30-32页
     ·电迁移第32页
   ·本章小结第32-35页
第四章 基于П模型的RLC互连功耗分析第35-45页
   ·互连网络的驱动点等效电路模型构建第35-36页
   ·互连网络及RLC П型电路的功耗分析第36-38页
     ·一般互连网络功耗分析第36-37页
     ·RLC互连型电路功耗分析第37-38页
   ·仿真验证与结果讨论第38-43页
     ·不同工艺节点下互连功耗仿真第38-41页
     ·互连电感对功耗的影响第41-43页
   ·本章小节第43-45页
第五章 纳米级耦合互连功耗分析第45-61页
   ·互连线耦合效应分析第45-48页
     ·互连电容参数计算第45-47页
     ·互连耦合电容分析第47-48页
   ·耦合互连功耗分析第48-56页
     ·简单输入下的功耗计算第49-53页
     ·复杂输入下的功耗计算第53-56页
   ·仿真结果与讨论第56-60页
     ·简单输入波形功耗仿真验证第57-58页
     ·复杂输入波形功耗仿真验证第58-60页
   ·本章小结第60-61页
第六章 结束语第61-63页
致谢第63-65页
参考文献第65-69页
研究成果第69-70页

论文共70页,点击 下载论文
上一篇:基于65nm CMOS工艺的ECC eFuse 1KB电路设计
下一篇:基于虚通道的GALS点对点封装技术研究