| 摘要 | 第1-3页 |
| ABSTRACT | 第3-6页 |
| 第一章 绪论 | 第6-12页 |
| ·数字电视的技术优势 | 第6-7页 |
| ·现今数字电视发展的技术条件 | 第7-8页 |
| ·ATSC地面传输标准简介 | 第8-11页 |
| ·本文的主要工作 | 第11-12页 |
| 第二章 数字解调及其ASIC实现 | 第12-22页 |
| ·数字解调系统概述 | 第12-14页 |
| ·VSB数字调制 | 第14-15页 |
| ·VSB数字解调原理与分析 | 第15-22页 |
| ·时钟恢复 | 第16-18页 |
| ·匹配滤波器 | 第18-22页 |
| 第三章 FEC解码及其ASIC实现 | 第22-47页 |
| ·FEC概述 | 第22页 |
| ·ATSC标准规定的发送端FEC编码 | 第22-28页 |
| ·Scrambler加扰 | 第22-23页 |
| ·RS编码 | 第23-24页 |
| ·Byte interleaver (交织) | 第24-25页 |
| ·TCM encoder(网格编码) | 第25-28页 |
| ·ATSC的FEC解码 | 第28-47页 |
| ·Viterbi(维特比)译码 | 第29-32页 |
| ·Viterbi译码ASIC实现 | 第32-34页 |
| ·解交织 | 第34-38页 |
| ·RS译码 | 第38-45页 |
| ·解扰码 | 第45页 |
| ·数据格式转换 | 第45-47页 |
| 第四章 ATSC的验证及其ASIC流程概述 | 第47-61页 |
| ·功能验证-RTL仿真 | 第47-51页 |
| ·FPGA验证 | 第51-53页 |
| ·ATSC的ASIC流程概述 | 第53-61页 |
| ·行为级描述 | 第53页 |
| ·行为级优化、RTL级描述的转化与RTL仿真 | 第53-54页 |
| ·选定工艺库,确定约束条件,完成逻辑综合与逻辑优化 | 第54-56页 |
| ·静态时序分析-STA | 第56-59页 |
| ·后端流程简介 | 第59-61页 |
| 第五章 结论及对未来的展望 | 第61-64页 |
| ·本文的结论及作者的经验总结 | 第61-62页 |
| ·对未来的展望 | 第62-64页 |
| 参考文献 | 第64-66页 |
| 发表论文和参加科研情况说明 | 第66-67页 |
| 致谢 | 第67页 |