基于PCI总线信号数字复接系统--复接子系统的设计与实现
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-14页 |
| §1.1 课题研究背景及意义 | 第11页 |
| §1.2 课题研究的主要内容及难点 | 第11-13页 |
| §1.3 论文总体结构 | 第13-14页 |
| 第二章 数字复接技术与系统总体设计 | 第14-21页 |
| §2.1 数字通信系统组成及重要性能指标 | 第14-16页 |
| 2.1.1 数字通信系统组成 | 第14-15页 |
| 2.1.2 数字通信系统重要性能指标 | 第15-16页 |
| §2.2 数字复接基本概念 | 第16-20页 |
| 2.2.1 数字复接基本理论 | 第16-18页 |
| 2.2.2 同步数字复接 | 第18页 |
| 2.2.3 异步数字复接 | 第18页 |
| 2.2.4 码速调整 | 第18-20页 |
| §2.3 总线信号复接系统方案 | 第20-21页 |
| 第三章 系统复接端方案设计 | 第21-38页 |
| §3.1 总线选择 | 第21-22页 |
| 3.1.1 目前常用的总线类型 | 第21页 |
| 3.1.2 选择PCI总线 | 第21-22页 |
| §3.2 PCI总线概述 | 第22-29页 |
| 3.2.1 PCI总线系统结构 | 第22-23页 |
| 3.2.2 PCI总线特性 | 第23-24页 |
| 3.2.3 PCI总线信号 | 第24-25页 |
| 3.2.4 PCI总线协议基础 | 第25-29页 |
| §3.3 现场可编程FPGA/CPLD技术 | 第29-31页 |
| 3.3.1 FPGA/CPLD的基本原理 | 第30-31页 |
| 3.3.2 FPGA/CPLD特点 | 第31页 |
| §3.4 复接前准备工作 | 第31-34页 |
| 3.4.1 复接分类的确定 | 第31-32页 |
| 3.4.2 复接方式的确定 | 第32-33页 |
| 3.4.3 复接器件的选择 | 第33-34页 |
| §3.5 PCI总线信号复接实现 | 第34-36页 |
| §3.6 一般总线信号复接方案 | 第36-38页 |
| 第四章 PCI总线串行扩展接口的设计与实现 | 第38-71页 |
| §4.1 接口信号介绍 | 第38-40页 |
| §4.2 接口方案设计 | 第40-42页 |
| §4.3 有关器件介绍 | 第42-48页 |
| 4.3.1 PCI总线接口芯片S5920 | 第42-45页 |
| 4.3.2 VIRTEX Ⅱ系列 | 第45-48页 |
| §4.4 信号复接实现 | 第48-64页 |
| 4.4.1 帧同步码的选取与计算 | 第48-51页 |
| 4.4.2 帧格式的选取 | 第51页 |
| 4.4.3 信号复接实现 | 第51-54页 |
| 4.4.4 FPGA功能实现 | 第54-64页 |
| §4.5 接口电路硬件实现 | 第64-69页 |
| 4.5.1 PCI接口电路 | 第64页 |
| 4.5.2 FPGA(数据复接)电路 | 第64-65页 |
| 4.5.3 LVDS接口电路 | 第65-67页 |
| 4.5.4 PCB设计 | 第67-69页 |
| §4.6 性能测试 | 第69-71页 |
| 结束语 | 第71-72页 |
| 致谢 | 第72-73页 |
| 攻读硕士学位期间发表与撰写的论文 | 第73-74页 |
| 参考文献 | 第74-75页 |
| 附录 PCI串行扩展接口硬件实物图 | 第75页 |