YHFT-DSPx扩展总线I/O接口的设计与实现
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-15页 |
·课题研究背景及意义 | 第12-13页 |
·课题来源和背景 | 第12-13页 |
·课题意义 | 第13页 |
·本文所做的研究工作 | 第13-14页 |
·文章组织结构 | 第14-15页 |
第二章 扩展总线I/O接口系统结构 | 第15-22页 |
·YHFT-DSPX概述 | 第15-17页 |
·YHFT-DSPX总体结构 | 第15-16页 |
·YHFT-DSPX扩展总线概述 | 第16-17页 |
·扩展总线I/O接口功能特点 | 第17-21页 |
·主要功能特点 | 第17-20页 |
·扩展总线I/O接口设计要求 | 第20-21页 |
·扩展总线基本结构 | 第21-22页 |
第三章 扩展总线I/O接口逻辑设计与实现 | 第22-46页 |
·扩展总线I/O接口结构划分 | 第22-23页 |
·控制寄存器 | 第23-24页 |
·DMA通道缓冲 | 第24-29页 |
·总体结构 | 第24-25页 |
·帧头处理机制 | 第25-27页 |
·帧头处理的状态控制 | 第27-28页 |
·同步FIFO指针控制 | 第28-29页 |
·译码 | 第29页 |
·标准同步FIFO接口 | 第29-36页 |
·总体结构 | 第29-30页 |
·维护数据访问的顺序性 | 第30页 |
·异步FIFO设计 | 第30-34页 |
·端口信号和控制信号生成 | 第34-36页 |
·数据通路 | 第36页 |
·异步器件接口 | 第36-43页 |
·总体结构 | 第36-37页 |
·维护数据访问的顺序性 | 第37-38页 |
·端口信号和控制信号生成 | 第38-40页 |
·数据通路 | 第40-43页 |
·仲裁 | 第43-45页 |
·输入输出控制 | 第45-46页 |
第四章 功能验证 | 第46-55页 |
·常用的验证方法 | 第46-47页 |
·模拟验证 | 第46页 |
·形式验证 | 第46-47页 |
·静态时序分析 | 第47页 |
·功能验证内容 | 第47-54页 |
·扩展总线I/O接口验证计划 | 第47-48页 |
·系统级功能验证 | 第48-54页 |
·功能验证结果 | 第54-55页 |
第五章 时序优化及时序验证 | 第55-63页 |
·综合简介以及时序优化 | 第55-57页 |
·综合前的时序优化方法 | 第55-56页 |
·综合后的时序优化方法 | 第56-57页 |
·时序验证 | 第57-62页 |
·时序验证基本流程 | 第57-58页 |
·端口信号的时序参数调整 | 第58-62页 |
·时序验证结果 | 第62-63页 |
第六章 结束语 | 第63-64页 |
·工作总结 | 第63页 |
·工作展望 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-67页 |
作者在学期间取得的学术成果 | 第67页 |