摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 引言 | 第10页 |
1.2 国内外研究现状 | 第10-12页 |
1.3 发展态势 | 第12-13页 |
1.4 预期目标 | 第13页 |
1.5 章节安排 | 第13-15页 |
第二章 Sigma-Delta ADC的基础 | 第15-39页 |
2.1 ADC基础 | 第15-20页 |
2.1.1 采样 | 第15-16页 |
2.1.2 量化 | 第16-17页 |
2.1.3 量化噪声模型 | 第17-19页 |
2.1.4 噪声整形技术 | 第19-20页 |
2.2 Sigma-Delta模拟调制器基础 | 第20-25页 |
2.2.1 Sigma-Delta ADC的拓扑结构 | 第20-21页 |
2.2.2 Sigma-Delta ADC中的信号处理过程 | 第21-22页 |
2.2.3 Sigma-Delta调制器的性能参数 | 第22-23页 |
2.2.4 性能增强的 Σ-Δ ADC | 第23-25页 |
2.3 Σ-Δ ADC的分类 | 第25-26页 |
2.4 单环 Σ-Δ ADC | 第26-31页 |
2.4.1 二阶单环 Σ-Δ ADC | 第26-28页 |
2.4.2 高阶 Σ-Δ 调制器 | 第28-31页 |
2.5 级联结构的 Σ-Δ ADC | 第31-33页 |
2.6 多位量化 | 第33-37页 |
2.6.1 多位量化器失配误差的影响 | 第34-35页 |
2.6.2 动态元件匹配技术 | 第35-37页 |
2.7 离散型 Σ-Δ 调制器与连续型 Σ-Δ 调制器 | 第37页 |
2.8 本章小结 | 第37-39页 |
第三章 系统设计与非理想特性分析 | 第39-61页 |
3.1 离散型 Σ-Δ 调制器中的非理想特性 | 第39-51页 |
3.1.1 运放增益的有限性 | 第40-43页 |
3.1.2 调制器中电容失配 | 第43-44页 |
3.1.3 积分器的不完全建立 | 第44-46页 |
3.1.4 Σ-Δ 调制器中的电路噪声 | 第46-49页 |
3.1.5 时钟抖动 | 第49页 |
3.1.6 Σ-Δ 调制器的谐波失真 | 第49-51页 |
3.2 Σ-Δ 调制器的系统设计 | 第51-60页 |
3.2.1 系统构架的选取 | 第52-57页 |
3.2.2 系统设计 | 第57-60页 |
3.3 本章小结 | 第60-61页 |
第四章 电路设计 | 第61-80页 |
4.1 积分器的设计 | 第61-70页 |
4.1.1 积分器采样电容和采样开关的设计 | 第61-63页 |
4.1.2 主运算放大器的设计 | 第63-70页 |
4.1.3 带有斩波调制电路的积分器的设计 | 第70页 |
4.2 比较器的设计 | 第70-72页 |
4.2.1 比较器电路设计 | 第71页 |
4.2.2 比较器的仿真 | 第71-72页 |
4.3 基准电路的设计 | 第72-75页 |
4.3.1 基准电路的设计 | 第72-74页 |
4.3.2 基准电流电路的仿真 | 第74-75页 |
4.4 DWA电路的设计 | 第75-77页 |
4.5 调制器整体性能仿真 | 第77-79页 |
4.6 电路的低功耗设计 | 第79页 |
4.7 本章小结 | 第79-80页 |
第五章 总结与展望 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-85页 |
攻读硕士期间取得的研究成果 | 第85-86页 |