摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 课题研究背景及意义 | 第10页 |
1.2 基于多种尺度传感器的电容层析成像系统的国内外研究现状 | 第10-14页 |
1.2.1 国外发展现状 | 第10-12页 |
1.2.2 国内发展现状 | 第12-14页 |
1.3 课题主要研究内容及论文结构安排 | 第14-15页 |
1.3.1 本文主要研究内容 | 第14页 |
1.3.2 本文章节安排与介绍 | 第14-15页 |
第二章 基于大尺度传感器的电容层析成像硬件系统总体设计 | 第15-22页 |
2.1 系统各模块的选择方案 | 第15-21页 |
2.1.1 激励模式 | 第15-17页 |
2.1.2 电流检测器 | 第17-19页 |
2.1.3 本体电容消除电路 | 第19-21页 |
2.1.4 处理器选择 | 第21页 |
2.2 系统总体框架 | 第21页 |
2.3 本章小结 | 第21-22页 |
第三章 基于大尺度传感器的电容层析成像系统硬件设计 | 第22-41页 |
3.1 大尺度ECT传感器的设计 | 第22-30页 |
3.1.1 基于大尺度传感器的ECT系统有限元仿真模型 | 第22-24页 |
3.1.2 ECT传感器优化指标 | 第24-25页 |
3.1.3 大尺度ECT传感器各结构参数的选择 | 第25-28页 |
3.1.4 大尺度ECT传感器引入的噪声 | 第28-30页 |
3.2 等电位驱动电缆内屏蔽技术 | 第30-34页 |
3.2.1 等电位驱动电缆内屏蔽技术的原理 | 第30-32页 |
3.2.2 等电位电缆驱动电路的设计 | 第32页 |
3.2.3 等电位电缆驱动电路参数的选择 | 第32-34页 |
3.3 模拟开关阵列设计 | 第34-35页 |
3.3.1 单模拟开关阵列的杂散电容干扰 | 第34-35页 |
3.3.2 双T型模拟开关阵列 | 第35页 |
3.4 增益可变放大器 | 第35-36页 |
3.5 解调电路 | 第36-40页 |
3.5.1 模拟相敏解调电路 | 第36-38页 |
3.5.2 数字解调电路 | 第38-40页 |
3.6 本章小结 | 第40-41页 |
第四章 基于大尺度传感器的电容层析成像硬件系统测试与分析 | 第41-57页 |
4.1 大尺度ECT传感器性能测试 | 第41-46页 |
4.1.1 大尺度ECT传感器结构参数的优化 | 第41-44页 |
4.1.2 大尺度ECT传感器性能对比 | 第44-45页 |
4.1.3 大尺度ECT传感器综合性能实测 | 第45-46页 |
4.2 等电位电缆驱动电路性能测试 | 第46-51页 |
4.2.1 双屏蔽同轴电缆极限长度 | 第46-49页 |
4.2.2 电流检测器输出电压与电缆长度和激励频率的关系 | 第49-51页 |
4.2.3 同轴电缆杂散电容与电缆长度的关系 | 第51页 |
4.3 基于大尺度传感器的ECT硬件系统性能测试 | 第51-54页 |
4.3.1 系统抗噪声性能测试 | 第51-53页 |
4.3.2 不同激励模式的灵敏度测试 | 第53-54页 |
4.3.3 系统稳定性测试 | 第54页 |
4.4 基于大尺度传感器的ECT系统成像测试 | 第54-55页 |
4.5 本章小结 | 第55-57页 |
第五章 总结与展望 | 第57-58页 |
参考文献 | 第58-64页 |
致谢 | 第64-65页 |
攻读硕士学位期间已发表、录用论文及参与科研项目情况 | 第65页 |