多目标定位系统信号处理及存储平台设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-14页 |
1.1 论文来源和背景 | 第9页 |
1.2 系统构成及功能概述 | 第9-11页 |
1.2.1 船载分系统 | 第10-11页 |
1.2.2 浮标分系统 | 第11页 |
1.3 论文相关技术概述 | 第11-13页 |
1.3.1 数字信号处理器 | 第11-12页 |
1.3.2 可编程逻辑器件 | 第12-13页 |
1.4 论文主要研究内容 | 第13-14页 |
第2章 信号处理及存储平台总体设计 | 第14-24页 |
2.1 平台设计需求分析 | 第14页 |
2.2 平台设计总体架构 | 第14-16页 |
2.3 主要器件选型 | 第16-23页 |
2.3.1 FPGA器件选型 | 第16-17页 |
2.3.2 DSP器件选型 | 第17-19页 |
2.3.3 存储器件选型 | 第19-21页 |
2.3.4 模拟部分器件选型 | 第21-23页 |
2.4 本章小结 | 第23-24页 |
第3章 信号处理及存储平台硬件设计 | 第24-40页 |
3.1 信号调理模块设计 | 第24-27页 |
3.1.1 差分转单端电路 | 第24-25页 |
3.1.2 带通滤波电路 | 第25-26页 |
3.1.3 光耦隔离电路 | 第26-27页 |
3.1.4 模数转换电路 | 第27页 |
3.2 FPGA模块电路设计 | 第27-30页 |
3.2.1 时钟复位电路 | 第27-28页 |
3.2.2 调试配置电路 | 第28-29页 |
3.2.3 Flash存储电路 | 第29-30页 |
3.3 DSP模块电路设计 | 第30-33页 |
3.3.1 JTAG调试电路 | 第30-31页 |
3.3.2 Bootloader电路 | 第31-32页 |
3.3.3 外部扩展存储电路 | 第32-33页 |
3.3.4 与FPGA通信接口设计 | 第33页 |
3.4 电源模块设计 | 第33-39页 |
3.4.1 供电需求分析 | 第33-36页 |
3.4.2 供电电路设计 | 第36-39页 |
3.5 本章小结 | 第39-40页 |
第4章 信号处理及存储平台接口逻辑设计 | 第40-57页 |
4.1 设计概述 | 第40-41页 |
4.2 DSP外设管理 | 第41-47页 |
4.2.1 多通道缓冲串口 | 第41-43页 |
4.2.2 直接存储器访问控制器 | 第43-45页 |
4.2.3 增强型直接存储器访问控制器 | 第45-47页 |
4.3 FPGA逻辑模块设计 | 第47-56页 |
4.3.1 ADC采样控制模块 | 第47-48页 |
4.3.2 FPGA端McBSP接口 | 第48-50页 |
4.3.3 NAND Flash控制模块 | 第50-56页 |
4.4 本章小结 | 第56-57页 |
第5章 平台测试与功能验证 | 第57-62页 |
5.1 供电测试 | 第57页 |
5.2 信号调理测试 | 第57-59页 |
5.2.1 电噪声测量 | 第57-58页 |
5.2.2 滤波电路通频带测量 | 第58-59页 |
5.2.3 各通道一致性测量 | 第59页 |
5.3 采集传输测试 | 第59-60页 |
5.4 数据存储测试 | 第60-61页 |
5.5 本章小结 | 第61-62页 |
结论 | 第62-63页 |
参考文献 | 第63-66页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第66-67页 |
致谢 | 第67-68页 |
附录 | 第68页 |